朱雪芳
- 作品数:7 被引量:9H指数:2
- 供职机构:杭州电子科技大学电子信息学院教育部射频电路与系统重点实验室更多>>
- 发文基金:国家自然科学基金更多>>
- 相关领域:电子电信更多>>
- 应用于Bluetooth频率合成器的可编程分频器设计
- 2009年
- 设计了一种应用于Bluetooth整数频率合成器的可编程分频器。电路设计采用SMIC0.18μmCMOS工艺和Cadence Spectre仿真器。整个分频电路由基于SCL(Source-Coupled Logic)结构实现的16/17双模预分频电路和基于标准数字逻辑单元实现的可编程计数器组成。频率合成器的信道间隔设为1MHz。通过对可编程计数器进行预置数,分频器覆盖整个ISM信号频段(2400-2478MHz)。
- 程知群周云芳周苏萍朱雪芳高俊君
- 关键词:蓝牙分频器可编程计数器
- 高增益高线性度CMOS偶次谐波混频器设计被引量:1
- 2010年
- 设计了一种能应用于GPS接收机的偶次谐波混频器,在RF输入端采用了电流复用电路提高混频器的转换增益和线性度,在LO输入端采用了倍频技术。同时,该拓扑结构还具有低功耗的优点。仿真结果表明:在1.8V电源电压下,RF频率1.575GHz,LO频率0.7895 GHz,LO功率为-5 dBm时,该混频器的转换增益为20.848 dB,三阶交调截至点为-2.297 dBm。表现出了高增益、高线性度的性能。
- 程知群高俊君朱雪芳徐胜军
- 关键词:倍频技术CMOS
- 锁相环中克服非理想因素的鉴相器和电荷泵设计被引量:2
- 2010年
- 讨论了锁相环中鉴相器和电荷泵中非理想因素及其克服方法。电路设计采用SMIC0.18μm CMOS工艺和Cadence Spectre仿真器。通过在重置反馈路径上加入延迟单元的方法来消除鉴相器的死区。比较了两种传统电荷泵电路的设计方法,通过加入ReplicaBias电路和单位增益运放,实现了上下电流的高匹配性。
- 程知群朱雪芳周云芳高俊君徐胜军
- 关键词:鉴相器电荷泵
- 2.4GHz CMOS低功耗接收机前端芯片研究
- 近几年无线通信市场的快速发展推动了低功耗、低成本、小型化无线收发机的研究与开发。同时CMOS、Bi-CMOS工艺技术的进步,为实现系统级芯片(SoC)奠定了良好的基础。低噪声放大器(LNA)和混频器(Mixer)是射频前...
- 朱雪芳
- 关键词:CMOS工艺射频前端低噪声放大器混频器
- 1.2V高线性度低噪声折叠混频器设计被引量:1
- 2010年
- 设计一种工作在1.2 V低电源电压下的折叠混频器。混频器电路采用折叠结构和电流复用技术,降低电源电压,减小直流功耗,降低噪声、提高增益和线性度。跨导级采用交流耦合互补跨导进一步降低电源电压。混频器设计基于SMIC0.18μm标准CMOS工艺。仿真结果表明:输入射频频率和输出中频频率为2.5 GHz和100 MHz时,IIP3为3.857 dBm,NF为5.257 dB,转换增益为9.787 dB,功耗为5.22 mW。
- 程知群朱雪芳高俊君徐胜军
- 关键词:电流复用低电源电压低噪声系数
- 改进型双频段低噪声放大器设计被引量:4
- 2010年
- 设计了一种电流复用结构的双频段低噪声放大器,其中心频率为900 MHz和1 900 MHz。为减少芯片面积和提高电路性能,给出了一种改进的输入端和级间匹配网络,利用小电感LC网络代替大电感的栅极电感Lg和级间电感Ld1。仿真结果表明:该低噪放在两个需要的频带内功率增益(S21)大于16.0 dB;输入反射系数(S11)小于-18.6 dB;输出反射系数(S22)小于-12 dB;反向隔离(S12)小于-40 dB;噪声系数(NF)小于2.8 dB;线性度(IP3)大于-9.5 dBm。设计采用SMIC 0.18μmCMOS工艺,功耗为8.64 mW,电源电压1.8 V。
- 程知群徐胜军朱雪芳高俊君
- 关键词:低噪声放大器双频段电流复用
- 一种高增益低噪声CMOS混频器设计被引量:1
- 2009年
- 设计了一种基于跨导互补结构的电流注入混频器,通过在吉尔伯特混频器电路的本振开关管源极增加PMOS管形成电流注入电路减小本振端的偏置电流,改善电路的闪烁噪声和增大电路的增益。采用SMIC0.18μm标准CMOS工艺设计,在本振(LO)信号的频率为1.571GHz,射频(RF)信号频率为1.575GHz时,混频器的增益为17.5dB,噪声系数(NF)为8.35dB,三阶交调截止点输入功率(IIP3)为-4.6dBm。混频器工作电压1.8V,直流电流为8.8mA,版图总面积为0.63mm×0.78mm。
- 程知群李进傅开红朱雪芳高俊君
- 关键词:高增益低噪声混频器电流注入