本文研究提出了一种接口仿真模型审查工具,可以在SiP(system in package)系统级封装架构设计阶段对目标芯片互联管脚连接关系进行规则检查,同时能够提高系统设计效率并避免芯片连接错误造成的损失。采用Python代码实现,输入描述芯片和元件连接关系的文件,配合芯片接口建模库和定义好的规则可以对芯片和元件的连接正确性进行检验,输出用户友好报告。经测试,该接口仿真模型审查工具可以对接口建模的芯片进行电平标准检查、电平匹配检查、管脚类型正确性检查等多种检查,并支持用户扩展规则。
导航计算机作为导航系统的核心设备之一,面临的小型化、轻量化需求日益迫切。作为一种高密度封装手段,系统级封装(System in Package,SiP)可以将多种功能压缩进更小的外形尺寸,在实际应用中具有较大的优势,代表着小型化的发展趋势。针对机载设备、智能装备等应用系统对导航计算机小型化、轻量化的需求,设计了一种基于先进封装技术的导航计算机SiP电路。通过集成电路研制典型路线与SiP产品研制工艺相结合的技术路线,采用全国产化的电路,较好地解决了工艺兼容、信号混合、芯片体积、开发成本等问题,体积仅为36mm×36mm×6.5mm,整体模块质量约20g。在导航计算机体积、质量和性能要求较高的领域,采用通用导航计算机SiP电路替代传统板级电路,可以提高产品性能的同时减小体积和质量。