您的位置: 专家智库 > >

曾秋玲

作品数:11 被引量:0H指数:0
供职机构:华为技术有限公司更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 11篇中文专利

领域

  • 3篇电子电信
  • 2篇自动化与计算...

主题

  • 8篇电路
  • 6篇时钟
  • 4篇信号
  • 3篇电子设备
  • 3篇时钟同步
  • 3篇时钟信号
  • 3篇集成电路
  • 2篇源极
  • 2篇时钟产生
  • 2篇时钟产生电路
  • 2篇输出端
  • 2篇数据信号
  • 2篇相位
  • 2篇芯片
  • 2篇连接节点
  • 2篇绝缘
  • 2篇绝缘介质
  • 2篇互连
  • 2篇互连结构
  • 2篇寄存器

机构

  • 11篇华为技术有限...

作者

  • 11篇曾秋玲
  • 5篇夏禹
  • 2篇杨雯
  • 2篇陈旗
  • 2篇钟建福
  • 1篇张彬
  • 1篇王仲涛

年份

  • 5篇2024
  • 1篇2023
  • 2篇2022
  • 1篇2021
  • 1篇2019
  • 1篇2017
11 条 记 录,以下是 1-10
排序方式:
一种集成电路的布局方法及电子设备
本申请实施例提供一种集成电路的布局方法及电子设备。该方法包括获取M个模块在芯片上的初始位置和M个模块中的N个软模块的初始长宽信息,M为不小于N的正整数,N为正整数;基于目标函数对M个模块的初始位置和N个软模块的初始长宽信...
张锐曾秋玲
一种检测电路及传感器
一种检测电路,用于检测应力对电特性的影响,该检测电路包括:PMOS管主导自振荡环(101)、NMOS管主导自振荡环(102)和频率读取模块(103);PMOS管主导自振荡环(101)的信号路径中的PMOS管数量大于NMO...
曾秋玲刘燕翔陈赞锋夏禹
文献传递
反相时钟产生电路和寄存器
一种反相时钟产生电路,其中:第一PMOS管和第二PMOS管的源极与电源相连,第一PMOS管和第二PMOS管的漏极与第三PMOS管的源极相连,第三PMOS管的漏极经第一延迟线电路与第三NMOS管的漏极相连;第三PMOS管的...
陈旗钟建福曾秋玲夏禹
文献传递
芯粒和电子设备
本申请涉及一种芯粒和电子设备,涉及电路领域。该芯粒包括:第一裸片、第二裸片、第一时钟网格和第二时钟网格。第一裸片中的第一时钟电路包括第一时钟生成电路和第一驱动缓冲电路;第二裸片中的第二时钟电路包括第二驱动缓冲电路。其中,...
周昭柳陈赞锋万振兴曾秋玲张彬
集成电路及其互连结构
本申请提供一种集成电路及其互连结构,所述集成电路互连结构包括内连线结构、第一增强结构、第二增强结构及第三增强结构。其中,第一增强结构、第二增强结构及第三增强结构用于增强所述集成电路互连结构的机械强度及可靠性,避免所述集成...
杨雯刘燕翔曾秋玲陈赞锋夏禹
文献传递
集成电路及其互连结构
本申请提供一种集成电路及其互连结构,所述集成电路互连结构包括内连线结构、第一增强结构、第二增强结构及第三增强结构。其中,第一增强结构、第二增强结构及第三增强结构用于增强所述集成电路互连结构的机械强度及可靠性,避免所述集成...
杨雯刘燕翔曾秋玲陈赞锋夏禹
文献传递
时钟同步方法和第一裸片
本申请实施例提供一种时钟同步方法和第一裸片,涉及芯片技术领域,解决了芯片系统中多个裸片时钟信号不同步的问题。该时钟同步方法应用于芯片系统中,芯片系统包括多个裸片,多个裸片包括第一裸片和第二裸片,该方法包括:第一裸片接收第...
万振兴陈赞锋周昭柳许珂曾秋玲
反相时钟产生电路和寄存器
一种反相时钟产生电路,其中:第一PMOS管和第二PMOS管的源极与电源相连,第一PMOS管和第二PMOS管的漏极与第三PMOS管的源极相连,第三PMOS管的漏极经第一延迟线电路与第三NMOS管的漏极相连;第三PMOS管的...
陈旗钟建福曾秋玲夏禹
芯片及其制备方法、电子设备
本申请实施例提供一种芯片及其制备方法、电子设备,涉及半导体技术领域,用于提高芯片性能。芯片是本领域的多核芯片,芯片可以是裸芯片,芯片也可以是封装后的芯片。芯片包括并排设置在衬底上的第一器件块和第二器件块和覆盖第一器件块和...
王仲涛陈赞锋徐润曾秋玲
一种裸片和时钟同步方法
一种裸片和时钟同步方法,涉及芯片技术领域,解决了多个裸片时钟不同步的问题。具体方案为:第一裸片中第一时钟源的输出端和第一输出接口的输入端耦合,第一相位调整电路和第一输入接口的输出端耦合;第一时钟源作为参考时钟的时钟源时,...
万振兴陈赞锋周昭柳吴海岗曾秋玲
共2页<12>
聚类工具0