您的位置: 专家智库 > >

尹蕾

作品数:3 被引量:14H指数:2
供职机构:中国工程物理研究院电子工程研究所更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇VERILO...
  • 1篇总线
  • 1篇流水线
  • 1篇解码
  • 1篇解码器
  • 1篇基于FPGA
  • 1篇编解码
  • 1篇编解码器
  • 1篇NAND
  • 1篇NAND_F...
  • 1篇SATA
  • 1篇CPCI
  • 1篇CRC32
  • 1篇FPGA
  • 1篇MIL-ST...
  • 1篇FLASH

机构

  • 3篇中国工程物理...

作者

  • 3篇尹蕾
  • 2篇陈泉根
  • 2篇许晏
  • 1篇朱佳齐
  • 1篇汤晓曦

传媒

  • 2篇电子设计工程
  • 1篇西安建筑科技...

年份

  • 2篇2012
  • 1篇2011
3 条 记 录,以下是 1-3
排序方式:
NAND Flash固态存储卡的设计与实现被引量:3
2012年
描述了一种基于CPCI的高速固态存储板卡的设计和实现.该存储卡用于某项目中频采样存储设备上,提供中频信号的采集存储、回放及分析等功能.该存储板卡采用NAND Flash作为固态存储体,利用FP-GA作为固态盘的存储控制器,同时采用文件的方式对数据进行管理.本设计采用了一种建立有效块表的方式对坏块进行管理,并通过DDR2作为坏块数据备份,进一步提高了存储时的写入速度.该存储卡数据写入速度理论上可达2GB/s,可以兼容多个应用场合,实际中频存储设备只用到了500 MB/s,存储容量高达768GB.
尹蕾
关键词:NANDFLASHCPCI流水线
基于FPGA的曼彻斯特编解码器设计被引量:11
2011年
自上世纪80年代以来,MIL-STD-1553B总线标准已广泛应用于海陆空三军,但是其核心编解码芯片多为国外生产,为实现自主研发,设计出基于FPGA的曼彻斯特编解码器是影响整个总线系统通信质量的关键。本设计采用硬件描述语言(Verilog)设计电路,ISE完成综合和布局布线的工作,并用modelSim进行仿真验证。在深入分析曼彻斯特码型特点的基础上,对编解码器的工作过程和逻辑结构进行详细介绍。
汤晓曦尹蕾许晏陈泉根
关键词:MIL-STD-1553B总线FPGAVERILOG
基于SATAⅡ协议的CRC32并行算法的研究
2012年
在介绍CRC校验原理和传统CRC32串行比特算法的基础上,由串行比特型算法推导出一种CRC32并行算法。并结合SATAⅡ协议的要求,完成了SATAⅡ主控制器设计中CRC生成与校验模块的设计。最后通过在ISE平台上编写Verilog硬件描述语言,对SATA协议中帧结构数据进行仿真,验证该CRC32并行算法能够满足SATA接口实时处理的要求。
朱佳齐尹蕾许晏陈泉根
关键词:CRC32SATAVERILOG
共1页<1>
聚类工具0