您的位置: 专家智库 > >

罗玲玉

作品数:3 被引量:1H指数:1
供职机构:西安电子科技大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 2篇电路
  • 2篇延时
  • 2篇仿真
  • 1篇异步
  • 1篇异步电路
  • 1篇设计方法
  • 1篇能耗
  • 1篇握手协议
  • 1篇功耗
  • 1篇CMOS实现
  • 1篇GALS
  • 1篇PORT

机构

  • 3篇西安电子科技...

作者

  • 3篇罗玲玉
  • 2篇杨银堂
  • 2篇徐阳扬
  • 2篇周端

传媒

  • 1篇微计算机信息
  • 1篇电子器件

年份

  • 3篇2008
3 条 记 录,以下是 1-3
排序方式:
异步控制set-C单元的三种CMOS实现
2008年
本文提出了由CMOS实现的带set置位端C单元电路(记为set-C单元)的三种不同实现方案,介绍了每种方案下的管级电路及工作原理。采用0.25um标准CMOS工艺的瞬态仿真验证了所提出设计方案的正确性。通过HSPICE仿真,给出了三种方案的能耗、上升延迟与下降延迟的对比曲线。仿真结果表明,方案一较方案二的节能可达46%,较方案三的节能可达13%,由此得出方案一较佳的结论。
罗玲玉杨银堂周端徐阳扬
关键词:CMOS实现仿真能耗延时
实现R-Port电路的Set-C单元的两种设计被引量:1
2008年
提出了实现r-port电路的set-C单元的两种不同实现方案set-C1与set-C2,给出了r-port电路及set-C1与set-C2的管级电路图,并分析了它们的工作原理。基于0.25μm标准CMOS无比(ratioless)工艺,给出了r-port电路的仿真图及set-C1与set-C2在上升延迟与平均功耗特性方面的HSPICE对比曲线。仿真结果表明,set-C1、set-C2的最小上升延迟分别为0.154ns和0.244ns,比值为1:1.58;set-C1较set-C2节省的最大功耗可达31%。由此得出set-C1较佳的结论。
罗玲玉杨银堂周端徐阳扬
关键词:仿真延时功耗
GALS设计方法
GALS/(全局异步局部同步/)方法很好地结合了同步设计和异步设计方法的优点,特别是在解决多时域问题和模块更新的复用性等方面有着得天独厚的优势。其设计思想是,将各个功能模块采用同步方式设计,然后用同步-异步转换接口将各同...
罗玲玉
关键词:异步电路握手协议GALS
文献传递
共1页<1>
聚类工具0