您的位置: 专家智库 > >

郝奎

作品数:13 被引量:0H指数:0
供职机构:西安微电子技术研究所更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 12篇专利
  • 1篇期刊文章

领域

  • 12篇自动化与计算...

主题

  • 9篇电路
  • 9篇PCIE
  • 5篇事务
  • 4篇电路设计
  • 4篇端口
  • 4篇集成电路
  • 4篇集成电路设计
  • 3篇仲裁
  • 3篇路由
  • 3篇老炼
  • 2篇异步
  • 2篇站内
  • 2篇总线
  • 2篇路由交换
  • 2篇逻辑设计
  • 2篇缓存
  • 2篇高温
  • 1篇单粒子
  • 1篇单粒子翻转
  • 1篇电路交换

机构

  • 13篇西安微电子技...

作者

  • 13篇郝奎
  • 12篇王剑峰
  • 10篇杨靓
  • 5篇李海松
  • 1篇陈庆宇
  • 1篇吴龙胜

传媒

  • 1篇微电子学与计...

年份

  • 1篇2024
  • 6篇2023
  • 5篇2022
  • 1篇2014
13 条 记 录,以下是 1-10
排序方式:
一种非透明桥PCIe交换电路的动态老炼装置及方法
本发明公开了一种非透明桥PCIe交换电路的动态老炼装置及方法,采用根复合体CPU、端点设备、端口模式配置线、端口互联总线和器件状态指示线,覆盖了电路的物理层、数据链路层和事务层及非透明桥地址转换和交换功能,使得电路在老炼...
翟宝峰王蕊琪祁美娟董劭颖郝奎高宜楠王剑峰杨靓
文献传递
一种支持多模式交换的PCIe交换电路交换方法和装置
本发明提供一种支持多模式交换的PCIe交换电路交换方法和装置,对当前接收的交换事务的入端口和出端口的通信速率进行比较,并解析该交换事务的事务类型和包含的数据载荷长度;选择存储转发交换模式,并以存储转发模式交换到出端口;对...
翟宝峰董劭颖王剑峰杨靓祁美娟郝奎王蕊琪李海松
一种PCIe总线接口电路的自动测试方法和装置
本发明公开了一种PCIe总线接口电路的自动测试方法和装置,通过在自动测试设备的载板上集成高速继电器、测试用PCIe根复合体或/和端点设备,利用机台控制信号控制高速继电器将被测电路的PCIe收发差分信号和机台高速测试通道连...
翟宝峰董劭颖祁美娟王蕊琪郝奎王剑峰杨靓
文献传递
一种PCIe交换电路的测试装置及方法
本发明公开了一种PCIe交换电路的测试装置及方法,该装置设置在被测试的PCIe电路中,该装置设置了由端口组成的测试口,用于控制测试组的测试管理模块,以及保存测试结果的测试结果寄存器。该方法通过在待测PCIe交换电路内部增...
翟宝峰祁美娟董劭颖王剑峰杨靓郝奎王蕊琪
一种全局异步站内同步的PCIe交换电路和方法
本发明提供一种全局异步站内同步的PCIe交换电路和方法,该系统包括若干个站模块,所有的站模块共同连接有访问仲裁模块;所述访问仲裁模块通过EERROM控制器和外部的EERROM交互,所述访问仲裁模块通过IIC总线控制器与外...
翟宝峰王剑峰祁美娟杨靓郝奎董劭颖王蕊琪
一种PCIe交换电路的高温动态老炼系统和方法
本发明公开了一种PCIe交换电路的高温动态老炼系统和方法,属于集成电路设计及测试领域。该系统功能上最大化的覆盖了电路的物理层功能、控制器功能和事务路由交换等功能,使得电路的每个端口在老炼期间均进行了事务的发送和接收,按照...
翟宝峰郝奎祁美娟董劭颖王蕊琪尹堉洲孙泽王剑峰
一种PCIe交换电路的出端口事务处理装置及方法
本发明提供一种PCIe交换电路的出端口事务处理装置及方法,包括主控制模块,所述主控制模块交互连接有界限生成和载荷FIFO控制模块、信息生成和头FIFO控制模块和端口仲裁逻辑模块,界限生成和载荷FIFO控制模块交互连接有解...
翟宝峰王剑峰郝奎祁美娟王蕊琪杨靓李海松刘红卫
一种PCIe交换电路直通模式控制方法
本发明公开了一种PCIe交换电路直通模式控制方法,属于集成电路设计领域。本发明在PCIe交换电路内部为每个端口设置入端交换控制寄存器和出端交换控制寄存器,分段控制输入端口和输出端口的交换方式,使得用户可以对从PCIe交换...
翟宝峰王剑峰郝奎董劭颖祁美娟王蕊琪杨靓李海松
一种支持PCIe总线排序规则的处理方法、系统、终端及介质
本发明涉及集成电路设计领域,公开了一种支持PCIe总线排序规则的处理方法、系统、终端及介质,通过某些条件下一个接收的事务层包的序列号维持不变、存储事务层包的缓存为空时接收的下一个事务层包的序列号回卷为最小值等方式使得多个...
翟宝峰王剑峰祁美娟王蕊琪郝奎李海松杨靓
一种用刷新技术实现SRAM抗SEU错误累积的方法
2014年
为了防止空间应用SRAM出现SEU错误累积,提出了一种优化的读→校验→回写刷新机制.该机制实时监测处理器状态,当处理器对外部主存进行读操作时,由存储器控制器自主地(即不需处理器干预)对读操作的存储单元进行刷新操作;当处理器进行访问外部主存以外的其他操作时,由存储器控制器自主的对所有的存储单元进行遍历式刷新操作,该机制可以避免长时间未被读的存储单元发生SEU错误的累积,保证SRAM单元中发生错误的比特位数小于校验码的纠检错能力.最后,通过向SRAM随机注错的方法对本机制的存储器控制器进行验证,结果表明存储器控制器满足设计要求.
陈庆宇吴龙胜郝奎艾刁
关键词:SRAM存储器控制器刷新单粒子翻转
共2页<12>
聚类工具0