2024年12月21日
星期六
|
欢迎来到维普•公共文化服务平台
登录
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
秦桂枝
作品数:
1
被引量:7
H指数:1
供职机构:
装备指挥技术学院试验工程系
更多>>
相关领域:
文化科学
电子电信
更多>>
合作作者
强秀丽
装备指挥技术学院试验工程系
刘党辉
装备指挥技术学院试验工程系
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
1篇
中文期刊文章
领域
1篇
电子电信
1篇
文化科学
主题
1篇
多路
1篇
多路复用
1篇
多路复用技术
1篇
译码
1篇
译码器
1篇
维特比
1篇
维特比译码
1篇
维特比译码器
1篇
卷积
1篇
卷积编码
1篇
卷积码
1篇
可编程器件
1篇
复用
1篇
复用技术
1篇
编程
1篇
编程器
1篇
VITERB...
机构
1篇
装备指挥技术...
作者
1篇
刘党辉
1篇
强秀丽
1篇
秦桂枝
传媒
1篇
装备指挥技术...
年份
1篇
2000
共
1
条 记 录,以下是 1-1
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
(2,1,7)维特比译码器的并行算法实现
被引量:7
2000年
在卫星通信中,高、中速卷积码的应用极为广泛,译码器的硬件实现一直受速度的制约,随着微电子技术的发展,可编程器件的广泛使用,对于中高速(2,1,7)卷积编码的Viterbi(维特比)译码器,完全由硬件实现已成为可能。在并行算法设计中,ACS运算器的硬件规模占了整个译码器硬件的一半以上,如果在FPGA(可编程门阵列)中使用多路复用技术来实现(2,1,7)Viterbi译码,可以减少约2/3的器件规模。
强秀丽
刘党辉
秦桂枝
关键词:
维特比译码器
卷积编码
VITERBI译码
卷积码
多路复用技术
可编程器件
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张