强秀丽
- 作品数:5 被引量:11H指数:2
- 供职机构:装备指挥技术学院光电装备系更多>>
- 发文基金:国家自然科学基金更多>>
- 相关领域:文化科学电子电信自动化与计算机技术更多>>
- H.264/MPEG-4AVC视频编码器性能评估被引量:4
- 2006年
- H.264和以往的视频标准相比,由于采用了许多新的编码技术,使得压缩效率有了很大的提高。但是,相应的计算复杂度也大大增加了。文章主要讨论这些新的编码技术对压缩效率的影响,以便根据不同的实际应用情况配置编码器,从而在特定硬件平台上达到压缩效率与计算复杂度的最优分配。
- 刘党辉沈兰荪强秀丽
- 关键词:视频编码计算复杂度
- EDA技术中优化器件逻辑资源的设计方法
- 1998年
- 以目前国内外应用广泛的LATTICE公司的HDPLD和ABEL-HDL硬件设计描述语言为例,从器件结构,语法特点和描述方法三个方面讨论了在EDA中优化器件逻辑资源的方法。其中大部分方法也适用于其它类型HDPLD的设计。
- 刘党辉秦桂枝强秀丽
- 关键词:EDA硬件设计
- 关于对实验室仪器设备采购、管理的思考
- 对于高校实验室设备的采购和管理工作,本文从采购、验收和管理三个层面进行了分析,阐述了其中的数个关键问题。
- 张永乐李新洪强秀丽
- 文献传递
- 给学生一片天空让他们去创造精彩的科学世界——EDA实验教学改革
- 分析了当前高校学生的特点,提出了 EDA 实验教学改革和创新教育的具体手段。
- 强秀丽张永乐李俊
- 关键词:实验教学教学改革
- 文献传递
- (2,1,7)维特比译码器的并行算法实现被引量:7
- 2000年
- 在卫星通信中,高、中速卷积码的应用极为广泛,译码器的硬件实现一直受速度的制约,随着微电子技术的发展,可编程器件的广泛使用,对于中高速(2,1,7)卷积编码的Viterbi(维特比)译码器,完全由硬件实现已成为可能。在并行算法设计中,ACS运算器的硬件规模占了整个译码器硬件的一半以上,如果在FPGA(可编程门阵列)中使用多路复用技术来实现(2,1,7)Viterbi译码,可以减少约2/3的器件规模。
- 强秀丽刘党辉秦桂枝
- 关键词:维特比译码器卷积编码VITERBI译码卷积码多路复用技术可编程器件