张建萍
- 作品数:8 被引量:5H指数:2
- 供职机构:东北大学信息科学与工程学院更多>>
- 相关领域:自动化与计算机技术电子电信文化科学理学更多>>
- 数字系统设计的新方法及实例
- 1999年
- 介绍了一种新的数字系统设计方法( V H D L) ,并详细介绍了用 V H D L 设计的简易频率计。
- 张建萍杜玉远
- 关键词:VHDL频率计数字系统
- 通用可编程ASIC实验学习系统平台
- 1999年
- 介绍了作者在毕业论文期间为东北大学 E D A 实验室开发的通用可编程 A S I C
- 李汇明张建萍
- 关键词:EDA主板
- 可编程逻辑器件实验教学研究被引量:3
- 2015年
- 可编程逻辑器件的应用和发展不仅简化了电路设计,降低了成本,提高了系统的可靠性和保密性,而且给数字系统的设计方法带来了革命性变化。通用可编程逻辑器件GAL的实验教学中经常会遇到意想不到的问题,比如开发平台的快速掌握、编译过程的异常现象、仿真测试波形的准确建立、下载验证中常见的故障等,使教学效果大打折扣。经过对各类问题的长期跟踪研究,提出了行之有效的解决方案,并在教学实践中得到了验证。准确掌握与课程相关的知识要点,将有效把控教学进程,提高教学效率。
- 尹光明张建萍杨楠
- 关键词:可编程逻辑器件GAL
- 时序逻辑电路ASIC化PLA模型设计法(一)
- 1998年
- 专用可编程集成电路(ASICApplicationSpecificIntegratedCircuit)是速度快、集成度高、用户可编程的逻辑器件。近几年,在数字系统和计算机外围接口电路设计中ASIC得到了广泛的应用。本文给出的用PLA模型设计时序逻辑电路的方法不同于传统的时序电路设计方法,更适用于ASIC实现时序逻辑电路。文中给出了经过仿真和验证、功能正确的设计实例电路。
- 李景华张建萍刘纪东
- 关键词:时序逻辑电路ASICPLA加法器逻辑电路
- 基于可靠性的数字钟设计
- 2014年
- 数字钟的设计方法有很多种,但是在众多的设计中选择稳定可靠的设计方案并非易事。基于可靠性的PDCA循环方法,不断计划、执行、检查、处理,提高系统的可靠性,是行之有效的设计方法。
- 尹光明张建萍
- 关键词:可靠性数字钟
- 时序逻辑电路ASIC化PLA模型设计法(二)
- 1999年
- 本文针对可编程ASIC专用集成电路特点,给出了适合于用可编程ASIC设计复杂时序电路的PLA模型设计法;介绍了用PLA模型设计带预置数的六位可控常数加法计数器的方法,给出了用PALCE220V10实现该复杂计数器的方法和开发步骤。
- 李景华张建萍刘纪东
- 关键词:时序逻辑电路ASIC电路
- 一种新实验系统的研制与应用被引量:2
- 2003年
- 讨论了一种新研制应用于教学中的实验系统 ,学生使用它能完成所有的电子实验 ,而且也可以自己设计新实验 ,不再受地点、时间及课程的限制 。
- 迟德选张建萍杨凤芝谢林何玉琴
- 关键词:电子实验电子技术教学系统设计CAI
- 将可编程ASIC基本技术引入数字电子技术课教学初探
- 1998年
- 本文从电子技术课教学如何同时代发展和技术进步结合的全局高度阐述了将可编程ASIC基本技术引入数字电子技术课教学的必要性及认识过程。
- 李景华张建萍杨凤芝何玉琴
- 关键词:可编程ASICGALCPLDFPGA