朱臻
- 作品数:16 被引量:140H指数:6
- 供职机构:复旦大学信息科学与工程学院微电子学系更多>>
- 发文基金:国家自然科学基金更多>>
- 相关领域:电子电信更多>>
- 一种用于蓝牙系统的延迟锁相正交信号发生器被引量:2
- 2005年
- 提出了一种延迟锁相结构的正交信号发生器 ,用于蓝牙的射频信号收发电路。介绍的延迟锁相环路结构使电路性能具有良好的工艺变化不相关性 ,在很宽的频带范围内均可获得高性能的正交信号。电路采用单层多晶硅、四层金属、0 .3 5 μm CMOS数字工艺实现 ,仿真结果表明 :电路稳定工作在 2 .45 GHz频率下 ,在 1 40 MHz的输入信号频率变化范围内 ,输出的正交信号相位偏差低于 1°,幅度偏差小于 5 %。电路主要由有源器件构成 。
- 秦亚杰朱臻苏彦锋叶菁华陈一辉洪志良
- 关键词:正交信号
- 一种用于高速A/D转换器的全差分、低功耗CMOS运算跨导放大器(OTA)被引量:30
- 2001年
- 介绍一种全差分、低功耗CMOS运算跨导放大器 (OTA) .这种放大器用于 10位分辨率、30MHz采样频率的流水线式A/D转换器的采样 保持和级间减法 增益电路中 .该放大器由一个折叠 级联OTA和一个共源输出增益级构成 ,并采用了改进的密勒补偿 ,以期达到最大的带宽和足够的相位裕度 .经过精心设计 ,该放大器在0 .35 μmCMOS工艺中带宽为 5 90MHz ,开环增益为 90dB ,功耗为 15mW ,满足高速A/D转换器要求的所有性能指标 .
- 朱臻王涛易婷何捷洪志良
- 关键词:运算跨导放大器压摆率
- 一种具有温度补偿、高电源抑制比的带隙基准源被引量:46
- 2001年
- 介绍了一种用于集成电路内部的带隙基准源 ,采用了 3.3V ,0 .35 μm ,N阱 ,CMOS工艺 .通过Spectres和HSpice的仿真 ,它具有 6× 10 -6K-1的温度系数和 2 .2mV/V的电源抑制比 .
- 何捷朱臻王涛李梦雄洪志良
- 关键词:带隙基准源温度补偿温度系数电源抑制比集成电路
- 一种2.4GHz的CMOS注入锁频倍频器被引量:1
- 2005年
- 介绍了一种用于频率综合器的2 .4GHz CMOS注入锁频倍频器的设计和实现.从理论上重点分析了模拟倍频器的锁频范围和相位噪声特性.当电源电压为3 3V,输入信号为400mV时,电路输出幅度为1. 04V,功耗为4. 95mW,未经电容阵列补偿时倍频器的锁频范围达到113 .7MHz.电路应用在单片集成的蓝牙发接器中,通过频率测试验证了电路功能的正确性.
- 衣晓峰苏彦锋朱臻洪志良
- 关键词:相位噪声频率综合器
- 低功耗、全差分流水线操作CMOSA/D转换器被引量:10
- 2004年
- 提出一种基于运算跨导放大器共享技术的流水线操作 A/ D转换器体系结构 ,其优点是可以大幅度降低芯片的功耗和面积 .采用这种结构设计了一个 10位 2 0 MS/ s转换速率的全差分流水线操作 A/ D转换器 ,并用 CSMC0 .6 μm工艺实现 .测试结果表明 ,积分非线性为 1.95 L SB,微分非线性为 1.75 L SB;在 6 MHz/ s采样频率下 ,对1.84 MHz信号转换的无杂散动态范围为 5 5 .8d B;在 5 V工作电压、2 0 MHz/ s采样频率下 ,功耗为 6 5 m W.
- 朱臻马德群叶菁华洪志良
- 关键词:子模块
- 光发射功率自适控制系统中CMOS低噪声跨阻放大器设计被引量:3
- 2004年
- 设计了一种应用于光发射功率自适控制系统中的低噪声宽带跨阻放大器,用0.6μmCMOS工艺实现,在156MHz 3dB带宽范围内最小均方根等效输入噪声电流为130pA/Hz,在无光状态时电路的总电流为3.3mA,功耗低于国外同类产品.
- 王方林王涛朱臻洪志良
- 关键词:跨阻放大器低噪声低失调宽带低功耗
- 用于蓝牙射频芯片发送通道的电流驱动型7位20 MHz CMOS DAC被引量:1
- 2004年
- 介绍了一种应用在蓝牙射频芯片发送通道中的7位电流驱动型CMOS数模转换器,采样频率为20MHz.电路设计中使用单位电流源阵列和数字同步控制单元来提高电流源的匹配性和动态范围;版图设计利用梯度和温度误差的分布规律通过误差平均化的电流源阵列布局方案来避免误差积累.该芯片采用0.35μm标准CMOS制造工艺,面积为0.03mm2.在3.3V工作电压下,测试结果显示芯片的静态分辨率达到了设计目标,功耗为0.86mW.
- 李丹王方林朱臻洪志良
- 关键词:集成电路蓝牙数模转换器
- 一种全差分双通道采样保持的流水线操作AD变换器被引量:3
- 2002年
- 介绍了一种基于双通道采样保持电路的流水线操作 AD变换器。设计结合了并行流水线转换电路的思想 ,从而能够有效提高转换速率 ,但是较之并行流水线结构 ,使用的运放较少 ,功耗低 ,而且可以避免并行结构可能存在的匹配问题。这个电路采用 0 .3 5 μm CMOS工艺实现 ,在 Cadence Spectre S环境下通过仿真验证 ,转换速率 40 MS/s时 ,能达到 1
- 王涛朱臻易婷何捷洪志良
- 关键词:模数变换器
- 30兆赫采样频率的采样-保持电路和减法-增益电路的误差分析及设计被引量:10
- 2002年
- 介绍一种 1 0位分辨率、3 0 MHz采样频率流水线操作 A/D变换器中的 CMOS全差分采样 -保持(S/H)电路和级间减法 -增益 (SUB/GAIN)电路的设计。首先概述这种电路在流水线 ADC中的作用和工作原理 ,然后逐一讨论它的各种误差源对整体精度的影响。在此基础上通过理论分析和计算机辅助分析 ,完成电路的优化设计。最后用 HSPICE软件对优化后的电路仿真 。
- 朱臻王涛易婷何捷洪志良
- 关键词:采样频率误差分析
- 一种具有温度补偿的带隙基准源及其输出缓冲器被引量:9
- 2001年
- 介绍了一种用于集成电路内部的带隙基准源 ,它具有 8ppm/°C的温度系数和 4m V/V的电源抑制比。同时 ,还介绍了一种用于带隙基准源的输出缓冲器。该缓冲器的速度很快 ,当负载电压波动时 ,能很快地使其稳定于带隙基准源的输出电压 ,其压摆率能达到 1 1 2
- 何捷朱臻王涛李梦雄洪志良
- 关键词:专用集成电路A/D转换器带隙基准源缓冲器