您的位置: 专家智库 > >

黄琨

作品数:10 被引量:18H指数:3
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金国家重点基础研究发展计划国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 5篇期刊文章
  • 2篇会议论文
  • 2篇科技成果
  • 1篇学位论文

领域

  • 10篇自动化与计算...
  • 1篇电子电信

主题

  • 6篇多核
  • 6篇功耗
  • 6篇处理器
  • 5篇功耗评估
  • 3篇多核处理
  • 3篇多核处理器
  • 3篇片上多核处理...
  • 2篇有效性
  • 2篇微处理器
  • 1篇电压
  • 1篇动态电压
  • 1篇多核微处理器
  • 1篇异步
  • 1篇用户
  • 1篇用户级
  • 1篇上网
  • 1篇树类
  • 1篇体系结构
  • 1篇片上网络
  • 1篇片式

机构

  • 10篇中国科学院
  • 2篇中国科学院研...
  • 1篇中国科学技术...
  • 1篇中国科学院重...
  • 1篇北京龙芯中科...

作者

  • 10篇黄琨
  • 6篇章隆兵
  • 5篇张戈
  • 3篇侯锐
  • 3篇曾洪博
  • 3篇高翔
  • 2篇王君
  • 2篇胡伟武
  • 1篇张福新
  • 1篇刘奇
  • 1篇刘淘英
  • 1篇李华伟
  • 1篇韩银和
  • 1篇马可
  • 1篇凡启飞
  • 1篇张文力
  • 1篇王焕东
  • 1篇肖俊华
  • 1篇郇丹丹
  • 1篇刘雷

传媒

  • 2篇2006中国...
  • 1篇计算机研究与...
  • 1篇高技术通讯
  • 1篇软件学报
  • 1篇自然科学进展
  • 1篇计算机辅助设...

年份

  • 1篇2011
  • 1篇2010
  • 1篇2009
  • 3篇2008
  • 2篇2007
  • 2篇2006
10 条 记 录,以下是 1-10
排序方式:
一种处理器结构级功耗评估方法
本文基于Wattch功耗评估工具,设计并实现了针对龙芯2号的功耗评估方法。在此基础上,构建了片上多核的微处理器模型,进一步研究了关于片上多核微处理器的功耗评估方法。
黄琨侯锐章隆兵
关键词:微处理器功耗评估
文献传递
片上多核处理器加速'树类应用'的研究
本文提出新的辅助预取线程生成策略,有效地挖掘这类数据结构本身蕴含的访存并行性。进一步,探讨了在片上多核处理器上实现上述辅助预取线程机制所需的软硬件基础设施。实验数据表明,该机制能够有效地缓解处理器的访存瓶颈,进而达到在片...
侯锐黄琨高翔章隆兵
关键词:片上多核处理器
文献传递
超并行(HPP)体系结构的若干关键技术研究
孙凝晖章隆兵李晓维陈明宇马捷陈莉孙毓忠刘淘英李华伟胡瑜韩银和高翔黄琨张文力谭光明包云岗许建卫袁清波刘雷张兴亮李恒杰商磊臧洪永李亚琼宋莹杨亚军李如豹汪浩
本课题的主要目标是为超龙计划的基础研究构建一个系列的研究平台,开展先期部分基础研究,为后续的基础研究和系统设计和评估奠定基础。其中,涉及到建立平台的包括系统级模拟和仿真平台,多核CPU模拟器,操作系统原型,UPC并行编程...
关键词:
关键词:体系结构多核
基于物理反标的处理器功耗建模与评估方法被引量:3
2007年
将基于综合的处理器作为主要研究对象,通过参数化RTL和物理反标的方法对处理器中的基本单元块提取出功耗值并组成功耗模型库;将处理器各模块映射为基本单元块的组合,利用性能模拟器统计出的模块翻转信息,从而对处理器的功耗做出快速准确的评价.实验结果表明,该方法可以做到与门级网表的真实功耗值误差不到10%,且速度开销很小.
黄琨张戈王君曾洪博
关键词:功耗评估高性能处理器
GALS处理器的功耗有效性方法研究
2011年
鉴于多核时代的到来使功耗成为处理器设计的首要限制因素,功耗有效性也成为重要的设计目标,而且全局异步局部同步(GALS)的时钟设计可以很好地结合动态电压/频率调节(DVFS)的策略来提高多核处理器的功耗有效性,以采用GALS结构的多核处理器为目标,设计出了一种适用于研究目标的DVFS算法——基于投票选择的延迟决定算法。这种DVFS算法能动态统计各处理器核运行时的结构信息,利用这些信息进行投票,根据投票结果来动态调节各处理器核的电压和频率,从而降低处理器运行时的功耗和提高功耗有效性。根据实验结果统计,采用上述方法的处理器运行负载程序时,功耗节省24.8%,性能损失仅9.9%。
段玮凡启飞黄琨张戈
关键词:多核微处理器
片上多核处理器的结构级功耗建模与优化技术研究被引量:3
2009年
功耗是导致片上多核处理器出现故障的重要诱因,也是片上多核处理器设计的重要制约因素。如何降低多核处理器的功耗并提高处理器能量效率,具有很大的研究意义与探索空间。文中主要从体系结构设计者的角度,并结合电路实现,研究并总结纳米级工艺下片上多核处理器的功耗建模与评估方法,及其不同构件的低功耗优化技术。通过提出创新高效的多核处理器结构级功耗评估方法及其模拟平台,提高多核结构功耗模拟的准确性与灵活性,并以此为依托,开展处理器核、片上网络、片上存储及其一致性协议的各方面优化,寻求提高多核处理器功耗有效性的微体系结构,为国产多核处理器的低功耗设计提供一定借鉴与参考。
张戈胡伟武黄琨曾洪博王君
关键词:片上多核处理器功耗评估
一种分片式多核处理器的用户级模拟器被引量:8
2008年
随着片上晶体管资源的增多和互连线延迟的加大,分片式多核微处理器已成为多核处理器设计的新方向.为了对这种新型处理器进行体系结构的深入研究和设计空间的探索,设计并实现了针对分片式多核处理器的用户级多核性能模拟器.该多核模拟器在龙芯2号单处理器核的基础上,完整地模拟了基于目录的Cache一致性协议和存储转发式片上互联网络的结构模型,详细地刻画了由于系统乱序处理各种请求应答和请求之间的冲突而造成的时序特性,可以通过运行各种串行或并行的工作负载对多核处理器的各种重要性能指标加以评估,为多核处理器的结构设计提供了快速、灵活、高效的研究平台.
黄琨马可曾洪博张戈章隆兵
关键词:模拟器片上网络
片上多核处理器的功耗有效性技术研究
随着芯片上可利用的晶体管资源的爆炸性增长和片上连线延迟的日益加大,片上多核处理器的设计不可阻挡地成为当今处理器设计的主流。而功耗的限制已经成为目前处理器设计的首要制约因素,多核处理器的设计也需要深入考虑由于功耗带来的诸多...
黄琨
关键词:片上多核处理器功耗评估动态电压
资源有效的单片多处理器结构研究
章隆兵张福新高翔侯锐肖俊华郇丹丹黄琨王焕东苏孟豪刘奇
随着半导体摩尔定律的进一步延续,单片多核处理器结构(CMP)成为高性能处理器发展的主流。该项目主要研究资源有效的CMP结构设计技术,主要成果包括:(1)开发了功能完善的CMP结构模拟器平台,主要包括:基于龙芯2号结构的单...
关键词:
一种基于龙芯CPU的结构级功耗评估新方法被引量:5
2007年
如何有效地利用处理器消耗的能量而得到尽可能高的性能成为了目前体系结构研究的热点,在研究中,结构级的功耗评估工具无疑具有重要的作用.在现有的结构级功耗模拟器中,往往只考虑了动态电路以及全定制实现方法下的功耗刻画,而忽略了以静态电路和标准单元设计为主的ASIC设计方法对处理器功耗带来的影响.由此,结合一款高性能、低功耗通用处理器——龙芯2号的具体实现,对其设计特点和功耗特性进行分析,实现了以龙芯2号处理器为基本研究对象的结构级功耗评估方法.该评估方法充分考虑了CMOS静态电路的结构级功耗刻画方法,因此更加适合目前以ASIC设计方法为主的高性能处理器结构的功耗评估.该结构级功耗评估方法与RTL级的功耗评估方法相比,具有速度快和灵活性好的优点.在2.4GHz的IntelXeon上,该功耗评估方法的速度约为300K/s,是RTL级的评估方法的5000倍,而且误差很小.
黄琨章隆兵胡伟武张戈
关键词:功耗ASIC设计
共1页<1>
聚类工具0