您的位置: 专家智库 > >

程树东

作品数:8 被引量:15H指数:2
供职机构:东南大学能源与环境学院射频与光电集成电路研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信电气工程自动化与计算机技术更多>>

文献类型

  • 7篇期刊文章
  • 1篇学位论文

领域

  • 6篇电子电信
  • 2篇电气工程
  • 1篇自动化与计算...

主题

  • 5篇以太
  • 5篇以太网
  • 5篇芯片
  • 4篇电路
  • 3篇压控
  • 3篇压控振荡器
  • 3篇振荡器
  • 3篇数据判决
  • 3篇万兆以太网
  • 3篇芯片设计
  • 3篇触发器
  • 2篇配属
  • 2篇千兆
  • 2篇千兆以太网
  • 2篇集成电路
  • 2篇40GB/S
  • 2篇CMOS工艺
  • 1篇单片
  • 1篇单片CMOS
  • 1篇电路芯片

机构

  • 8篇东南大学

作者

  • 8篇程树东
  • 7篇朱恩
  • 7篇王志功
  • 5篇孙玲
  • 5篇孟凡生
  • 4篇吴春红
  • 4篇郁炜嘉
  • 4篇王雪艳
  • 3篇费瑞霞
  • 2篇沈祯
  • 2篇沈桢
  • 1篇陈海涛
  • 1篇王欢
  • 1篇陈明洁
  • 1篇冯军
  • 1篇王峻峰
  • 1篇仇应华
  • 1篇郁伟嘉
  • 1篇刘欢艳
  • 1篇杨守军

传媒

  • 3篇电子器件
  • 2篇东南大学学报...
  • 1篇中国有色金属...
  • 1篇南京师范大学...

年份

  • 5篇2004
  • 3篇2003
8 条 记 录,以下是 1-8
排序方式:
2.5~40Gb/s光收发关键器件芯片技术被引量:5
2004年
介绍了2.5~40Gb/s的光通信收发器处理芯片的研究情况,芯片功能包括复接器、激光驱动器、前置放大器与限幅放大器、时钟恢复和数据判决电路以及分接器。采用的工艺有0.18/0.25μmCMOS,0.15/0.2μmGaAsPHEMT和2μmGaAsHBT等,采用多项目晶圆方式和国外先进的工艺生产线进行芯片制作。研究中采用了高速电路技术和微波集成电路技术,如采用SCFL电路、超动态D触发器电路、同步注入式VCO、分布放大器、共面波导和传输线技术等。在SDH155Mb/s~2.5Gb/s的收发器套片设计方面已实现产品化。还介绍了10Gb/s的收发器套片产品化问题,如封装问题等,讨论了40Gb/s以上速率芯片技术的发展趋势,包括高速器件建模和测试问题等。
朱恩王志功冯军黄颋王欢陈海涛孟凡生杨守军吴春红仇应华沈桢郁伟嘉王雪艳程树东孙玲费瑞霞王峻峰刘欢艳陈明洁
关键词:超高速集成电路PHEMTHBTSCFL
基于0.18μm CMOS工艺的千兆以太网数据判决电路芯片
2003年
介绍了用TSMC0 18umCMOS工艺设计的千兆以太网数据判决芯片的模块及单元电路的结构,给出版图,后仿真及测试结果。该芯片采用CMOS互补逻辑的D触发器结构,功耗小于25mW,最高工作速率大于3 125Gbps,可直接用于千兆以太网物理媒介配属层的时钟数据恢复电路中。
程树东朱恩郁炜嘉沈祯孟凡生孙玲王志功
关键词:千兆以太网数据判决触发器
适用于万兆以太网10GBASE-X的全集成单片CMOS压控振荡器被引量:1
2004年
给出了一个适用于万兆以太网IEEE80 2 3ae 10GBASE -X的高线性度全集成单片环形压控振荡器电路。该压控振荡器采用TSMC 0 18μmCMOS混合信号工艺设计制造 ,由四级差分延时单元和输出驱动电路组成 ,芯片总面积为 0 3× 0 4mm2 。芯片采用 1 8V单电源供电 ,测得带直接耦合差分 5 0Ω负载时的总功耗为 78mW ,单端输出功率为 10 2dBm ,振荡频率在 2 8~ 4 0GHz有非常好的压控线性度 ,在振荡器中心频率为 3 12 5GHz时的单边带相位噪声为 - 96dBc/Hz@10MHz。
孟凡生朱恩孙玲程树东王志功
关键词:压控振荡器万兆以太网模拟电路互补金属氧化物半导体工艺
10-40Gb/s光通信和万兆以太网超高速数据判决芯片设计
近十多年来,通信技术飞速发展,局域网和光纤通信的技术取得了革命性的进步,光纤通信集成电路和万兆以太网的研究已趋于白热化。 超高速数据判决芯片广泛应用于以太网物理媒体附属层(PMA)以及光纤通信系统时钟数据恢复模块中,其性...
程树东
关键词:以太网D触发器
文献传递
具有90°可调移相的万兆以太网数据判决芯片设计被引量:1
2003年
介绍了用法国OMMIC公司 0 2 μmGaAsPHEMT工艺设计的具有 90°可调移相的万兆以太网数据判决芯片的模块及单元电路的结构 ,给出了仿真结果及版图 ,最后给出分析和结论 .该芯片的判决电路采用SCFL (源级耦合晶体管逻辑 )的D触发器结构 ,根据矢量叠加原理设计 ,采用差动电流放大器构成可调移相器 .该芯片可直接用于万兆以太网IEEE 80 2 3ae中 10GBASE R和 10GBASE W的物理媒介配属层的时钟数据恢复模块中 .
程树东朱恩孟凡生孙玲吴春红费瑞霞王志功
关键词:万兆以太网数据判决触发器移相器
基于0.18μm CMOS工艺的6 GHz环形压控振荡器设计被引量:5
2003年
基于0 18μmCMOS工艺设计的全差分环形压控振荡器电路,芯片总面积为0 65×0 79mm2,1 8V电源供电,总功耗155mW,中心频率6GHz,调谐范围1GHz。可应用于IEEE802 11aWLAN系统。
吴春红朱恩王雪艳郁炜嘉程树东王志功
关键词:射频集成电路压控振荡器CMOS工艺
0.18-μm CMOS千兆以太网并串转换芯片设计被引量:2
2004年
提出了一种新的树型结构 1 0∶1并串转换电路 ,可应用于千兆以太网 ,其工作速度达到 1 2 5Gbit/s.树型结构的使用可以使大部分电路工作在较低的速率上 ,从而简化了设计 ,也减小了功耗 .低速 5∶1并串转换单元采用改进的并行结构 ,利用一系列D触发器调整进入数据选择器的时钟和数据间的相位关系 ,使其相对于普通并行结构有更大的相位裕量 ,可以更可靠地工作 .芯片应用TSMC 0 1 8 μmCMOS工艺实现 ,芯片面积为 0 7mm× 0 5mm ,核心电路功耗为 3 6mW ,小于同类电路 .
郁炜嘉朱恩程树东孙玲费瑞霞沈桢孟凡生吴春红王雪艳王志功
关键词:千兆以太网并串转换CMOS
基于PHEMT工艺的5GHz锁相环芯片被引量:2
2004年
给出了基于 0 2 μm砷化镓赝晶高电子迁移率器件工艺设计的高速锁相环芯片的电路结构、性能分析与测试结果 .芯片采用吉尔伯特结构的鉴相器和交叉耦合负阻差分环形压控振荡器 ,总面积为 1 1 5mm× 0 75mm .锁定时中心工作频率为 4 44GHz ,锁定范围约为 360MHz,在1 0 0kHz频偏处的单边带相位噪声约 - 1 0 7dBc/Hz,经适当修改后可应用于光纤通信系统中的时钟数据恢复电路 .
程树东郁炜嘉朱恩王雪艳沈祯王志功
关键词:锁相环鉴相器压控振荡器
共1页<1>
聚类工具0