2024年12月13日
星期五
|
欢迎来到维普•公共文化服务平台
登录
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
石涌泉
作品数:
14
被引量:11
H指数:2
供职机构:
北京大学
更多>>
相关领域:
电子电信
航空宇航科学技术
一般工业技术
自动化与计算机技术
更多>>
合作作者
黄敞
陕西微电子学研究所
张兴
陕西微电子学研究所
陈南翔
北京师范大学核科学与技术学院
王忠烈
北京师范大学核科学与技术学院
张兴
航空航天部
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
12篇
期刊文章
2篇
会议论文
领域
12篇
电子电信
1篇
自动化与计算...
1篇
航空宇航科学...
1篇
一般工业技术
主题
7篇
电路
5篇
集成电路
3篇
SOI
3篇
SOI器件
2篇
短沟道
2篇
亚微米
2篇
数值模拟
2篇
微米
2篇
晶体管
2篇
沟道
2篇
硅膜
2篇
SOS
2篇
CMOS
2篇
CMOS/S...
2篇
MOSFET
2篇
场效应
2篇
场效应晶体管
2篇
值模拟
1篇
优化设计
1篇
在航
机构
6篇
北京大学
5篇
陕西微电子学...
2篇
西安微电子技...
1篇
北京师范大学
1篇
航空航天部
作者
14篇
石涌泉
11篇
黄敞
10篇
张兴
1篇
王忠烈
1篇
奚雪梅
1篇
王阳元
1篇
李映雪
1篇
陈南翔
1篇
张兴
1篇
武平
传媒
5篇
微电子学与计...
3篇
Journa...
3篇
电子学报
1篇
半导体技术
1篇
第六届全国电...
1篇
全国第六届I...
年份
1篇
1996
7篇
1995
2篇
1993
1篇
1992
2篇
1991
1篇
1990
共
14
条 记 录,以下是 1-10
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
薄膜全耗尽SOI器件的二维数值模拟软件
被引量:1
1995年
开发了适合于薄膜亚微米、深亚微米SOIMOSFET的二维数值模拟软件LADES—IV—Z.该模拟软件同时考虑了两种载流子的产生一复合作用,采用了独特的动态二步法求解油松方程和电子、空穴的电流连续性方程,从而大大提高了计算效率和收敛性.此模拟软件可用于分析沟道长度为0.15~0.5μm、硅膜厚度为50~400nm的SOI器件的工作机理及其端特性。模拟结果与实验结果比较,两者吻合较好,说明该模拟软件如实地反映了薄膜SOI器件的真实工作情况。
张兴
石涌泉
黄敞
关键词:
SOI
数值模拟软件
短沟道CMOS/SIMOX器件与电路的制造
1995年
本文简要介绍短沟道CMOS/SIMOX器件与电路的研制。在自制的SIMOX材料上成功地制出了沟道长度为1.0μm的高性能全耗尽SIMOX器件和19级CMOS环形振荡器。N管和P管的泄漏电流均小于1×10-12A/μm,在电源电压为5V时环振电路的门延迟时间为280ps。
张兴
李映雪
奚雪梅
王阳元
石涌泉
关键词:
CMOS器件
集成电路
深亚微米薄膜SOI MOSFET的二维数值模拟
1995年
本文介绍了适合于薄膜亚微米、深亚微米SOIMOSFET的二维数值模拟软件。该模拟软件同时考虑了两种载流子的产生-复合作用,采用了独特的动态二步法求解泊松方程和电子、空穴的电流连续性方程,提高了计算效率和收敛性。利用此模拟软件较为详细地分析了薄膜SOIMOSFET不同于厚膜SOIMOSFET的工作机理及特性,发现薄膜SOIMOSFET的所有特性几乎都得到了改善。将模拟结果与实验结果进行了对比,两者吻合得较好。
张兴
石涌泉
黄敞
关键词:
数值模拟
SOI器件
集成电路
双固相外延技术及高性能1μmCMOS/SOS器件的研究
1995年
本文较为详细地介绍了能有效地改善SOS材料结晶质量的双固相外延DSPE工艺,给出了优化的工艺条件.通过比较用DSPE及普通SOS材料制作的CMOS/SOS器件和电路的特性可以看出,采用DSPE工艺能显著改善SOS材料的表面结晶质量,应用DSPE工艺在硅层厚度为350nm的SOS材料上成功地研制出了沟道长度为1μm的高性能CMOS/SOS器件和电路,其巾NMOSFET及PMOSFET的泄漏电流分别为2.5pA和1.5pA,19级CMOS/SOS环形振荡器的单级门延迟时间为320ps.
张兴
石涌泉
路泉
黄敞
关键词:
NMOSFET
抑制SOS MOSFET漏电措施的研究
被引量:1
1993年
经过大量的实验研究,我们从材料制备、版图设计及工艺过程等方面总结摸索出了一套能够有效抑制SOS器件漏电的措施,这主要包括双固相外延技术、环形栅技术、反应离子刻蚀形成硅岛工艺及背沟道注入工艺。采用这些措施之后,沟道长度为2μm的N沟和P沟环形栅晶体管的漏电分别为:2.5×10^(-12)A/μm 沟道宽度和1.5×10^(-12)A/μm沟道宽度。
张兴
石涌泉
路泉
黄敞
关键词:
场效应晶体管
MOSFET
300门CMOS/SIMOX门阵列容错ASIC电路的研制
被引量:1
1995年
本文简要地介绍了3μmCMOS/SIMOX门阵列的设计和制作技术。利用300门门阵列母片成功地实现了容错计算机系统专用总线输出选择逻辑电路SEL。其性能达到了用户要求,平均单级门延迟时间为2.6ns,输出驱动电流为2.4mA。
石涌泉
张兴
路泉
黄敞
关键词:
专用集成电路
CMOS
SIMOX
容错
门阵列
SOI技术的发展及其在航天技术领域的应用
被引量:2
1995年
本文简要地综述了多种技术途径制备SOI材料的发展现状,并着重讨论了SMOX/SOI的潜在优点、发展趋势及其在宇航微电子技术发展中的应用前景.
石涌泉
关键词:
SOI
航天
硅
超高速薄层1μm SOS/CMOS锁相环(PLL)电路的工艺研究
武平
石涌泉
黄敞
关键词:
硅膜
互补MOS集成电路
高速数字集成电路
大规模集成电路
薄膜亚微米CMOS/SOS工艺的开发及其器件的研制
被引量:1
1995年
本文较为详细地介绍了薄膜亚微米CMOS/SOS工艺技术的开发过程,薄膜亚微米CMOS/SOS工艺主要包括双固相外延、双层胶光刻形成亚微米细线条硅栅、H2-O2合成氧化薄栅氧化层以及快速退火等新的工艺技术,利用这套工艺成功地研制出了高性能薄膜亚微米(实际沟道长度为0.58μm)CMOS/SOS器件和门延迟时间仅为177ps的19级CMOS/SOS环形振荡器。与厚膜器件相比,薄膜全耗尽器件和电路的性能得到了明显的提高。
张兴
石涌泉
黄敞
关键词:
CMOS
SOS
亚微米
反应离子刻蚀工艺用于抑制SOI器件边缘寄生效应的研究
1992年
本文较为详细地分析了SOI器件的边缘寄生效应,在这一基础上研究了能够较好地抑制此效应的反应离子刻蚀工艺。应用这种新工艺,已成功地研制出了漏电流仅为3pA的NMOS晶体管。
张兴
石涌泉
黄敞
关键词:
SOI
刻蚀工艺
全选
清除
导出
共2页
<
1
2
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张