您的位置: 专家智库 > >

许汉荆

作品数:7 被引量:7H指数:2
供职机构:中国科学院微电子研究所更多>>
发文基金:国家电子信息产业发展基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 4篇期刊文章
  • 2篇专利
  • 1篇学位论文

领域

  • 5篇自动化与计算...
  • 2篇电子电信

主题

  • 4篇处理器
  • 3篇多核
  • 2篇电路
  • 2篇电路结构
  • 2篇多处理器
  • 2篇异构
  • 2篇异构多核
  • 2篇异构多核DS...
  • 2篇事务级
  • 2篇事务级建模
  • 2篇同步电路
  • 2篇接口
  • 2篇共享存储
  • 2篇访问接口
  • 2篇编程
  • 2篇并行编程
  • 2篇处理器设计
  • 2篇处理器系统
  • 1篇多核DSP
  • 1篇多核处理

机构

  • 7篇中国科学院微...
  • 4篇河南大学

作者

  • 7篇许汉荆
  • 6篇陈杰
  • 6篇刘建
  • 4篇敖天勇
  • 3篇奚杰
  • 1篇张伟风

传媒

  • 2篇微电子学与计...
  • 1篇电子科技大学...
  • 1篇国外电子测量...

年份

  • 1篇2012
  • 4篇2010
  • 2篇2009
7 条 记 录,以下是 1-7
排序方式:
片上异构多核DSP同步与通信的实现被引量:2
2010年
设计了一个硬件信号量模块,可实现互斥和栅障等同步功能。与使用处理器原子操作指令相比,该方法具有指令数目少、执行效率高的优点。为提高存储器使用效率,基于便笺式存储器的结构特点,设计了具有绝对地址映射和虚拟地址映射两种寻址模式的共享程序存储器以支持指令存储空间复用。FPGA实验结果证明,该设计与传统的采用L2缓存方式相比,可以将多核处理器系统的程序性能提高14.7%。
刘建陈杰敖天勇许汉荆
关键词:数字信号处理器共享存储
SystemC建模在多核处理器设计中的应用被引量:3
2009年
"同芯Ⅳ"是中国科学院微电子研究所通信与多媒体SOC实验室设计的一款多核异构处理器。本文将电子系统级(Electronic System Level,ESL)设计方法成功应用于该处理器SOC设计,通过SystemC对系统关键单元MIPS处理器建模,利用Visual Studio和Modelsim等工具进行软硬件协同设计、验证。实践证明利用SystemC模型进行软硬件协同设计有效提高了开发并行度,缩短开发周期,为验证和性能优化提供了详尽的参考数据,简化了调试。
许汉荆陈杰刘建敖天勇奚杰
关键词:多核处理器软硬件协同设计
适用于多处理器系统的硬件同步电路结构及其实现方法
本发明公开了一种适用于多处理器系统的硬件同步电路结构,该硬件同步电路结构支持多个处理器通过一定的互联方式与其相联,提供了配置和访问接口;目标系统至少包括多个处理器、一个硬件同步电路结构和一个互斥信号量单元。本发明同时公开...
许汉荆刘建陈杰
兼容MIPS 32指令集的同芯CPU设计与实现
消费类电子产品向多功能、高性能和低功耗方向的飞速发展,对处于核心地位的嵌入式处理器提出了更高要求。本文选取RISC结构中的典型代表MIPS作为研究对象,深入分析了MIPS体系结构,独立完成了兼容MIPS32指令集的“同芯...
许汉荆
关键词:事务级建模嵌入式处理器处理器设计
基于SystemC的片上网络全系统模拟器
2010年
设计了一个基于SystemC的可配置片上网络(NoC)全系统模拟器.该模拟器实现了路由器、处理节点、存储节点及IO节点的周期精确的事务级建模,同时具备分析各路由器节点性能及影响因素的功能.实验结果表明该模拟器具有快速、灵活及准确性高的优点,在2.4GHz的IntelCore2处理器上对4×4的NoC进行周期精确的仿真约为130kcycles/s,测试程序在该模拟器运行的结果与系统实现后的实际结果相差小于4%.
刘建陈杰奚杰敖天勇许汉荆
关键词:片上网络仿真器事务级建模
基于CostarⅡ的异构多核DSP设计与实现被引量:2
2010年
基于CostarⅡ DSP内核设计并实现了一种高性能的嵌入式异构多核DSP.该设计集成了四个DSP内核和一个RISC处理器内核;每个内核均拥有自己的私有存储器;所有内核共享具有多体并行存储结构的数据存储器;四个DSP内核使用可配置的共享程序存储器;各内核之间拥有邮箱、信号量及中断等多种同步与通信机制.为了验证该设计,在该系统上测试了JPEG解码算法,并通过了FPGA验证.测试结果表明,该设计具有编程模式简洁,易于提高任务执行的并行度的优点.
敖天勇陈杰刘建许汉荆奚杰张伟风
关键词:多核DSP共享存储RISC
适用于多处理器系统的硬件同步电路结构及其实现方法
本发明公开了一种适用于多处理器系统的硬件同步电路结构,该硬件同步电路结构支持多个处理器通过一定的互联方式与其相联,提供了配置和访问接口;目标系统至少包括多个处理器、一个硬件同步电路结构和一个互斥信号量单元。本发明同时公开...
许汉荆刘建陈杰
文献传递
共1页<1>
聚类工具0