您的位置: 专家智库 > >

朱璨

作品数:31 被引量:9H指数:2
供职机构:中国电子科技集团第二十四研究所更多>>
发文基金:模拟集成电路国家重点实验室开放基金更多>>
相关领域:电子电信更多>>

文献类型

  • 19篇专利
  • 11篇期刊文章
  • 1篇学位论文

领域

  • 17篇电子电信

主题

  • 18篇电路
  • 10篇转换器
  • 7篇A/D
  • 6篇A/D转换
  • 6篇A/D转换器
  • 6篇采样
  • 5篇时钟
  • 4篇电荷
  • 4篇电压
  • 4篇基准电路
  • 3篇电荷泵
  • 3篇时钟稳定电路
  • 3篇输入信号
  • 3篇芯片
  • 3篇放大器
  • 3篇比较器
  • 3篇BICMOS
  • 3篇采样开关
  • 2篇带隙基准
  • 2篇带隙基准电路

机构

  • 28篇中国电子科技...
  • 9篇中国电子科技...
  • 1篇电子科技大学
  • 1篇重庆大学
  • 1篇中国电子科技...

作者

  • 31篇朱璨
  • 18篇张正平
  • 17篇王永禄
  • 15篇付东兵
  • 13篇陈光炳
  • 13篇张磊
  • 10篇胡刚毅
  • 10篇王育新
  • 10篇高煜寒
  • 9篇徐鸣远
  • 8篇沈晓峰
  • 5篇张俊安
  • 4篇李儒章
  • 2篇刘涛
  • 2篇徐学良
  • 2篇王健安
  • 2篇蒋和全
  • 2篇李婷
  • 2篇李梁
  • 1篇王友华

传媒

  • 11篇微电子学

年份

  • 3篇2022
  • 1篇2021
  • 1篇2019
  • 1篇2018
  • 2篇2017
  • 2篇2016
  • 4篇2015
  • 3篇2014
  • 2篇2013
  • 3篇2012
  • 1篇2011
  • 6篇2010
  • 1篇2009
  • 1篇2008
31 条 记 录,以下是 1-10
排序方式:
一种基于差动放大器的超高速脉宽调整电路
2010年
设计了一种用于超高速A/D转换器的脉宽调整电路。以基准输出电压为参照,利用差动放大器输出控制时钟输出占空比,最高可工作在1.7 GHz时钟频率下,锁定精度为50%±1%;拥有20%~80%占空比输入,且能很好地抑制时钟抖动。电路采用0.18μm工艺制作,芯片面积为0.3 mm×0.1 mm,在1.9 V电源电压下,功耗小于40 mW。
朱璨徐鸣远沈晓峰冯雯雯
关键词:差动放大器时钟稳定电路
2GSPSA/D转换器中时钟电路仿真分析及版图设计
在A/D转换器中高性能的时钟信号主要为采样保持电路所使用。A/D转换器中的时钟信号通常是由外部输入,由于输入时钟信号的差异可能会引起作用于采样保持电路的时钟信号发生偏移从而引起采样值与理想值发生偏差引起采样保持电路性能下...
朱璨
关键词:时钟电路转换器版图设计
一种BiCMOS电流型基准电路
本发明公开了一种BiCMOS电流型基准电路,包括基准核电路、启动电路和基准电流输出电路;其中基准核电路由三部分组成:电流镜电路、正温度系数电流产生电路、负温度系数电流产生电路;电流镜电路用于产生匹配的支路电流,正温度系数...
胡蓉彬胡刚毅付东兵王永禄张正平朱璨高煜寒张磊叶荣科
文献传递
一种比较器失调电压自校正电路
本发明提供一种比较器失调电压自校正电路,由于半导体工艺参数随机性引起了比较器失调电压,比较器失调电压同样具有随机性。由于比较器失调电压的随机性,在并行转换型模数转换器中并行比较器参考电压具有不确定性。在比较器失调电压严重...
胡蓉彬王永禄胡刚毅蒋和全张正平陈光炳付东兵王育新张磊叶荣科朱璨高煜寒
文献传递
一种比较器失调电压自校正电路
本发明提供一种比较器失调电压自校正电路,由于半导体工艺参数随机性引起了比较器失调电压,比较器失调电压同样具有随机性。由于比较器失调电压的随机性,在并行转换型模数转换器中并行比较器参考电压具有不确定性。在比较器失调电压严重...
胡蓉彬王永禄胡刚毅蒋和全张正平陈光炳付东兵王育新张磊叶荣科朱璨高煜寒
文献传递
跟踪保持电路
一种跟踪保持电路,包括一输入缓冲放大器、一单位增益放大模块、一采样开关、一驱动三极管及一采样电容,所述输入缓冲放大器接收一输入信号,在跟踪阶段,所述采样开关电性连接所述驱动三极管的发射极,所述输入信号经由所述输入缓冲放大...
胡蓉彬陈光炳胡刚毅王永禄张正平朱璨叶荣科张磊高煜寒
文献传递
一种用于半并行A/D转换器的比较器设计被引量:1
2010年
简要介绍了半并行结构的A/D转换器原理。针对该结构的A/D转换器,提出了一种能自动校零、迟滞、全差分输入及多级前置放大的比较器。解决了输入失调电压、噪声环境下单转换、电荷注入、带宽、转换速度等问题。给出了应用该比较器的0.6μm CMOS半并行A/D转换器的性能。结果表明,设计的比较器能使丰并行ADC的DNL和INL小于±0.5 LSB,SNR大于48dB。
徐鸣远周述涛朱璨沈晓峰
关键词:A/D转换器迟滞比较器
一种基于全差分积分器的时钟稳定电路设计被引量:1
2015年
设计了一种用于超高速A/D转换器的时钟稳定电路。利用全差分连续时间积分器将差分时钟信号的占空比量化为电压信号,再通过跨导放大器产生控制电流来调整输出时钟的共模电平,达到调整输出时钟占空比的目的。电路采用0.18μm标准CMOS工艺进行设计,工作电压为1.8V,在2GHz的最高时钟频率下,将占空比为20%~80%的输入时钟信号调整为(50±1)%,输出时钟抖动小于132fs,具有抑制时钟抖动的能力。
罗凯朱璨胡刚毅
关键词:时钟稳定电路
基于反馈的电荷泵电路
本发明涉及一种电荷泵电路,它包括一个高压产生单元、一个降压单元和一个反馈控制单元。本发明在传统电荷泵电路基础上增加了一个降压单元和一个反馈控制单元,高压产生单元的电荷泵增益与MOS管阈值电压无关,使增压效率提高了20%以...
李婷徐鸣远王育新朱璨刘涛李儒章陈光炳张俊安
文献传递
一种带数字校正的差分基准电压源
2009年
在传统带隙基准源的基础上,设计了一种实用的差分基准电压源。基准核为电流补偿电路,采用D/A控制技术,对差分基准电压进行失调补偿和增益补偿,具有较低的温漂系数和较大的动态电压调整范围与较高的调整精度。
张正平王成鹤王永禄张俊安朱璨沈晓峰
共4页<1234>
聚类工具0