您的位置: 专家智库 > >

吴利华

作品数:15 被引量:14H指数:2
供职机构:中国科学院微电子研究所更多>>
发文基金:武器装备预研基金国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术航空宇航科学技术更多>>

文献类型

  • 11篇专利
  • 4篇期刊文章

领域

  • 3篇电子电信
  • 2篇自动化与计算...
  • 1篇航空宇航科学...

主题

  • 7篇电路
  • 7篇FPGA
  • 5篇锁存
  • 5篇锁存器
  • 3篇单粒子
  • 3篇单粒子翻转
  • 3篇用户
  • 3篇用户图形界面
  • 3篇时钟
  • 3篇时钟输入
  • 3篇图形界面
  • 3篇逻辑单元
  • 3篇可配置
  • 3篇寄存器
  • 3篇版图
  • 2篇电路版图
  • 2篇信号产生电路
  • 2篇信号输出
  • 2篇阵列
  • 2篇扫描测试

机构

  • 15篇中国科学院微...
  • 1篇中国科学院
  • 1篇中国科学院大...

作者

  • 15篇吴利华
  • 14篇于芳
  • 6篇韩小炜
  • 6篇赵岩
  • 4篇刘忠立
  • 3篇张国全
  • 3篇张倩莉
  • 3篇李明
  • 3篇王剑
  • 3篇李建忠
  • 3篇杨波
  • 3篇陈亮
  • 3篇刘贵宅
  • 3篇李艳
  • 3篇郭旭峰
  • 2篇陈陵都
  • 2篇张峰
  • 1篇韩郑生
  • 1篇刘海南
  • 1篇罗家俊

传媒

  • 1篇宇航学报
  • 1篇固体电子学研...
  • 1篇深圳大学学报...
  • 1篇信息与电子工...

年份

  • 1篇2018
  • 2篇2016
  • 3篇2015
  • 2篇2014
  • 4篇2013
  • 3篇2012
15 条 记 录,以下是 1-10
排序方式:
一种辐射加固设计的静态随机存储单元
本发明公开了一种辐射加固设计的静态随机存储单元,包括依次连接的第一存取NMOS晶体管、第一差分串联电压开关逻辑单元、第二差分串联电压开关逻辑单元和第二存取NMOS晶体管,其中:该第一差分串联电压开关逻辑单元与该第二差分串...
吴利华于芳
文献传递
一种可配置的边界扫描寄存器链电路
本发明公开了一种可配置的边界扫描寄存器链电路,该边界扫描寄存器链电路包含多个依次串联连接的边界扫描寄存器链单元,每个边界扫描寄存器链单元由依次串联连接的三态路径边界扫描寄存器组、输出路径边界扫描寄存器组和输入路径边界扫描...
吴利华于芳
文献传递
一种用于FPGA的跨平台多层次集成设计系统
本发明公开了一种用于FPGA的跨平台多层次集成设计系统,该系统包括用户图形界面模块、FPGA芯片生成模块、FPGA设计模块、FPGA系统应用模块和FPGA验证模块,其中用户图形界面模块用于将FPGA芯片生成模块、FPGA...
张峰于芳李艳韩小炜李明张倩莉陈亮吴利华张国全刘贵宅郭旭峰杨波赵岩王剑李建忠刘忠立陈陵都
文献传递
辐射加固SOI工艺FPGA的设计与验证被引量:2
2012年
进行了一款辐射加固SRAM基VS1000 FPGA的设计与验证。该芯片包含196个逻辑模块、56个IO模块、若干布线通道模块及编程电路模块等。每个逻辑模块由2个基于多模式4输入查找表的逻辑单元组成,相对传统的4输入查找表,其逻辑密度可以提高12%;采用编程点直接寻址的编程电路,为FPGA提供了灵活的部分配置功能;通过对编程点的完全体接触提高了全芯片的抗辐射能力。VS1000 FPGA基于中电集团第58所0.5μm部分耗尽SOI工艺进行辐射加固设计并流片,样片的辐照试验表明,其抗总剂量水平达到1.0×105rad(Si),瞬态剂量率水平超过1.5×1011rad(Si)/s,抗中子注量水平超过1.0×1014n/cm2。
吴利华韩小炜赵岩于芳刘忠立
关键词:现场可编程逻辑门阵列逻辑单元部分耗尽SOI
一种抗单粒子翻转的静态随机存储单元
本发明公开了一种抗单粒子翻转的静态随机存储单元,该抗单粒子翻转的静态随机存储单元包括第一差分串联电压开关逻辑单元、第二差分串联电压开关逻辑单元、第一PMOS晶体管电阻、第二PMOS晶体管电阻、第一存取NMOS晶体管和第二...
吴利华于芳
文献传递
一种辐射加固设计的寄存器电路
本发明公开了一种辐射加固设计的寄存器电路,包括第一级主锁存器、第二级从锁存器、第一反相器和第二反相器。第一级主锁存器有2个数据输入,分别来自寄存器的数据输入di及寄存器的互补数据输入dib;第一级主锁存器有1个时钟输入c...
吴利华于芳
文献传递
一种用于FPGA的可配置存储器设计被引量:4
2016年
设计了一种用于FPGA中的同步、双端口、容量为4kbit、可配置的存储器模块(Block RAM,BRAM)。BRAM以阵列形式内嵌在FPGA内部,是FPGA的主要模块之一。该BRAM可实现1、2、4、8、16bit 5种不同的数据位宽,且具有数据初始化及回读验证的功能。本文分别对BRAM的逻辑层、配置层、布线层进行了描述,重点介绍了逻辑层中时序控制电路和配置层中配置电路的结构和实现方法。基于0.18μm 5层金属SOI CMOS工艺完成BRAM设计实现,并对BRAM进行了仿真,功能仿真结果符合时序控制电路和配置电路的预期设计目标,性能仿真表明其工作频率可达200 MHz。
高闯吴利华芳罗家俊
关键词:现场可编程门阵列可配置存储器时序控制
适用于不同类型FPGA电路编程的列地址分配器电路
本发明公开了一种适用于不同类型FPGA电路编程的列地址分配器电路,包括列末位信号与清零信号控制电路、far信号与地址跳转信号选择电路、类地址跳转信号选择电路、cfgdata信号与地址跳转信号选择电路、far信号输出保持电...
赵岩于芳韩小炜吴利华
文献传递
适用于不同类型FPGA电路编程的列地址分配器电路
本发明公开了一种适用于不同类型FPGA电路编程的列地址分配器电路,包括列末位信号与清零信号控制电路、far信号与地址跳转信号选择电路、类地址跳转信号选择电路、cfgdata信号与地址跳转信号选择电路、far信号输出保持电...
赵岩于芳韩小炜吴利华
文献传递
一种用于FPGA的跨平台多层次集成设计系统
本发明公开了一种用于FPGA的跨平台多层次集成设计系统,该系统包括用户图形界面模块、FPGA芯片生成模块、FPGA设计模块、FPGA系统应用模块和FPGA验证模块,其中用户图形界面模块用于将FPGA芯片生成模块、FPGA...
张峰于芳李艳韩小炜李明张倩莉陈亮吴利华张国全刘贵宅郭旭峰杨波赵岩王剑李建忠刘忠立陈陵都
文献传递
共2页<12>
聚类工具0