您的位置: 专家智库 > >

赵学梅

作品数:7 被引量:36H指数:4
供职机构:哈尔滨工业大学更多>>
发文基金:哈尔滨市学科后备带头人基金更多>>
相关领域:自动化与计算机技术电气工程电子电信更多>>

文献类型

  • 5篇期刊文章
  • 2篇学位论文

领域

  • 4篇自动化与计算...
  • 3篇电气工程
  • 1篇电子电信

主题

  • 3篇低功耗
  • 3篇局部放电
  • 3篇功耗
  • 3篇放电
  • 3篇变压
  • 3篇变压器
  • 2篇电流
  • 2篇电流传感器
  • 2篇自测试
  • 2篇自适应
  • 2篇自适应滤波
  • 2篇内建自测试
  • 2篇局部放电在线...
  • 2篇感器
  • 2篇传感
  • 2篇传感器
  • 1篇电力
  • 1篇电力变压器
  • 1篇电路
  • 1篇端口

机构

  • 7篇哈尔滨工业大...

作者

  • 7篇赵学梅
  • 2篇叶以正
  • 2篇时锐
  • 2篇王立欣
  • 1篇蔡惟铮
  • 1篇陈春旭
  • 1篇李晓明
  • 1篇吕洞达
  • 1篇来逢昌
  • 1篇关柏利
  • 1篇何玲莉

传媒

  • 1篇佳木斯大学学...
  • 1篇计算机研究与...
  • 1篇电力系统自动...
  • 1篇计算机辅助设...
  • 1篇微处理机

年份

  • 1篇2005
  • 2篇2004
  • 1篇2003
  • 3篇1999
7 条 记 录,以下是 1-7
排序方式:
针对嵌入式Cache的内建自测试算法被引量:6
2005年
通过分析嵌入式Cache存储器中使用的双端口字定向静态存储器 (SRAM )和内容可寻址存储器 (CAM )的功能故障模型 ,提出了有效地针对嵌入式应用的DS MarchCE和DC MarchCE测试算法 ,解决了以往算法用于嵌入式系统时故障覆盖率低或测试时间长导致测试效率低的问题 利用MarchCE算法并结合Cache系统的电路结构特点 ,设计并实现了一套集中管理的内建自测试测试方案 此方案可以并行测试Cache系统中不同容量、不同端口类型的存储器 ,并且能够测试地址变换表 (TLB)的特殊结构 ,测试部分面积不到整个Cache系统的 2 %
赵学梅叶以正陈春旭时锐
关键词:内建自测试
局部放电在线检测系统电流传感器特性的研究被引量:4
1999年
局部放电在线检测是在设备运行条件下进行的,检测元件不能直接接入检测设备的回路中,只能利用电磁耦合的方法,以隔开低频高压.本文采用电流传感器来实现对变压器局部放电脉冲电流的检测.分析了电流传感器的频率特性及各参数对它的影响,通过实验进行了分析和验证,得出了磁心罗戈夫斯型电流传感器的设计方法.
王立欣关柏利赵学梅
关键词:局部放电电流传感器在线检测系统变压器
局部放电在线监测中的自适应滤波方法被引量:14
1999年
局部放电在线监测对保证电力变压器安全运行有重要意义,实现在线监测的关键是从强干扰中监测出微弱的放电信号。针对怎样抑制周期性干扰,文献中报道较多的是LMS自适应滤波方法,但该方法需调整参数多,对脉冲型干扰表现出不稳定性。为此,文中分别论述并比较了LMS算法和基于鲁棒RLS算法的自适应滤波方法的基本原理及实现方法。实验结果表明:鲁棒RLS算法较好地解决了LMS算法存在的问题,且能获得更高的信噪比,基本适用于局部放电在线监测。
赵学梅王立欣蔡惟铮
关键词:自适应滤波局部放电在线监测电力变压器
高压变压器局部放电在线检测抗干扰技术的研究
高压变压器是电力系统是最重要的设备之一,局部放电是导致变压器绝缘老化和损坏的主要原因.因此,检测变压器的局部放电对于系统的安全运行是十分必要的.实现在线检测的关键是如何从强干扰中检测出微弱的随机的放电信号,该文针对干扰抑...
赵学梅
关键词:局部放电电流传感器自适应滤波变压器抗干扰技术
嵌入式多端口SRAM的低功耗和内建自测试技术研究
随着IC设计技术和工艺水平的日益完善,集成电路的复杂度越来越高,芯片规模越来越大,数百万门级的电路可以集成在一个芯片上,集成电路已经进入SoC时代。嵌入式多端口静态存储器是SoC中不可缺少的模块,当大量的存储器单元被嵌入...
赵学梅
关键词:内建自测试
文献传递
一种低功耗高性能的滑动Cache方案被引量:11
2004年
Cache存储器的功耗占整个芯片功耗的主要部分 针对不同类型的应用程序对指令和数据Cache的容量实时需求不同 ,一种滑动Cache组织方案被提出 它均衡考虑指令和数据Cache需求 ,动态地调整一级Cache的容量和配置 ,消除了Cache中闲置部分产生的功耗 SPEC95仿真结果表明 ,采用滑动Cache结构不但降低了一级Cache的动态和静态泄漏功耗 ,而且还降低了整个处理器的动态功耗 ,提高了性能 滑动Cache比两种传统Cache结构和DRI结构的一级Cache平均动态功耗分别降低 2 1 3%,1 9 5 2 %和 2 0 6 2 % 采用滑动Cache结构与采用两种传统Cache结构和DRI结构相比 ,处理器平均动态功耗分别降低了 8 84 %,8 2 3%和 1 0 31 %,平均能量延迟乘积提高了 1 2 2 5 %,7 0 2 %和1 3 39%
赵学梅叶以正李晓明时锐
关键词:低功耗
一种高速低功耗的三端口寄存器堆的设计
2003年
本文阐述了一个 1 2 8× 32 bits的三端口寄存器堆的高速低功耗设计 ,说明了分块结构的确定、存储单元的改进以及其他部分电路的设计。在 TSMC0 .2 5 μm CMOS工艺下实现版图的设计 ,并在 2 .5 V工作电压下进行了后仿真。该寄存器堆的工作频率最高可达 5 0 0 MHz,功耗约为 5 5 mw。
何玲莉赵学梅来逢昌吕洞达
关键词:低功耗CMOS工艺集成电路微处理器
共1页<1>
聚类工具0