王玮
- 作品数:1 被引量:0H指数:0
- 供职机构:中国人民解放军信息工程大学信息工程学院更多>>
- 发文基金:河南省基础与前沿技术研究计划项目更多>>
- 相关领域:电子电信更多>>
- 适于高速处理的TPC全并行译码结构
- 2011年
- 早期设计的TPC(Turbo Product Codes乘积码)译码器中,行列译码器顺序处理,半迭代之间外信息矩阵的重构引入了大量译码延迟,限制了译码器的处理速度。当采用m-译码器作为子译码器,并对译码初始位置进行适当调整,同时引入了位置转换网络,可以得到一种全并行的译码结构。通过对比测试,与传统译码器相比,全并行译码器的数据处理速度获得极大提高,同时译码延迟降低,非常适于现代高速通信的需要。
- 王玮葛临东曹鹏
- 关键词:TPC并行译码