2024年12月2日
星期一
|
欢迎来到维普•公共文化服务平台
登录
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
李珩
作品数:
27
被引量:0
H指数:0
供职机构:
华为技术有限公司
更多>>
相关领域:
自动化与计算机技术
电子电信
交通运输工程
更多>>
合作作者
张晓东
华为技术有限公司
牛瑞
华为技术有限公司
左文明
华为技术有限公司
王正波
华为技术有限公司
伍青青
华为技术有限公司
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
27篇
中文专利
领域
11篇
自动化与计算...
4篇
电子电信
1篇
交通运输工程
主题
24篇
芯片
18篇
封装
14篇
电子设备
14篇
封装结构
6篇
芯片封装
5篇
互连
4篇
半导体
4篇
布线
3篇
堆叠
3篇
终端
3篇
终端设备
3篇
芯片结构
3篇
裸芯片
3篇
焊料
3篇
封装方法
2篇
导热
2篇
电路
2篇
多芯片
2篇
介质层
2篇
金属
机构
27篇
华为技术有限...
作者
27篇
李珩
20篇
张晓东
2篇
王正波
2篇
左文明
2篇
牛瑞
1篇
张娟
1篇
周旭
1篇
王晶
1篇
刘阳
1篇
伍青青
年份
7篇
2024
8篇
2023
8篇
2022
3篇
2021
1篇
2017
共
27
条 记 录,以下是 1-10
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
膜层穿孔的形成方法、半导体器件及芯片
一种膜层穿孔的形成方法、半导体器件及芯片,涉及半导体技术领域。该膜层穿孔的形成方法包括:在膜层上开孔(S1);在孔内填充铜和锡,以形成铜层和锡层(S2);对铜层和锡层退火,以使部分铜和部分锡生成金属间化合物,填有铜层和锡...
郭茂
李珩
王思敏
一种芯片堆叠封装及终端设备
一种芯片堆叠封装及终端设备,涉及半导体技术领域,其能够在保证供电需求的同时,解决因采用硅通孔技术而导致的成本高的问题。该芯片堆叠封装(01)包括:设置于第一走线结构(10)和第二走线结构(20)之间的第一芯片(101)和...
张晓东
张童龙
李珩
王思敏
文献传递
芯片封装结构、电子设备、芯片封装方法以及封装设备
本申请提供了一种芯片封装结构、电子设备、芯片封装方法以及封装设备,包括芯片以及基板,所述芯片的第一表面设置有第一电连接件,所述基板的第一表面设置有第一钝化层,所述第一钝化层设有凹槽,所述凹槽内部电镀有第二电连接件,采用本...
郭茂
李珩
张晓东
文献传递
芯片堆叠封装结构及其制备方法、电子设备
本申请实施例提供一种芯片堆叠封装结构及其制备方法、电子设备,涉及半导体技术领域,用于减小芯片堆叠封装结构的厚度。芯片堆叠封装结构包括:层叠设置的至少一层第一芯片和第二芯片。第一芯片可以是裸芯片或者晶圆,第二芯片可以是裸芯...
任亦纬
朱继锋
李珩
张晓东
集成电路堆叠结构及其制作方法、电子设备
本申请实施例提供一种集成电路堆叠结构及其制作方法、电子设备,涉及半导体技术领域,可以解决因第一集成电路器件和/或第二集成电路器件的翘曲度较大,或者多个焊料的共面性较差,导致的第一导电层和第二导电层未电连接的问题。该集成电...
李珩
张晓东
孙梦龙
王思敏
刘阳
洪正辉
芯片封装结构和电子设备
本申请实施例公开了芯片封装结构和电子设备,主要目的在于提供一种可以独立提供完整的计算系统功能芯片封装结构,该芯片封装结构包括芯层、第一布线层、第二布线层、电源模组和多个裸芯片:其中,芯层具有第一过孔和第二过孔;第一布线层...
李珩
吴声豪
张童龙
一种芯片结构及芯片制备方法
一种芯片结构及芯片制备方法,能够有效提高芯片的强度,使得芯片具有较强的抗变形能力,降低芯片在夹持或堆叠过程中发生碎裂的风险。该芯片结构包括:第一芯片(10)和第一保护层(20);所述第一芯片(10)的第一面上覆盖有所述第...
李珩
张晓东
张童龙
王思敏
一种芯片堆叠结构及其制作方法
一种芯片堆叠结构及其制作方法,其中,该芯片堆叠结构包括第一晶圆(100)和第二晶圆(200),第一晶圆(100)的第一再布线层(130)设置有裸露的第一键合盘(133),第一晶圆(100)的第一再布线层(130)和第一键...
张晓东
李珩
王思敏
戚晓芸
王正波
牛瑞
封装结构及其制备方法和电子设备
提供一种封装结构(20)及其制备方法和电子设备(100)。所述封装结构(20)包括第一重布线层(21)和第一芯片(22),所述第一重布线层(21)包括第一金属线路(212)和与所述第一金属线路(212)连接的第一导热件(...
李珩
张晓东
王思敏
戚晓芸
芯片封装结构和方法
本申请实施例公开了一种芯片封装结构和方法,能够减小封装结构厚度,提高管脚密度,增加互连通道数量,增大顶层芯片的带宽。该芯片封装结构包括:重布线层RDL;目标芯片,包括有源面和背面,该目标芯片的有源面与该RDL的第一表面连...
符会利
李珩
张晓东
文献传递
全选
清除
导出
共3页
<
1
2
3
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张