耿亮
- 作品数:2 被引量:10H指数:1
- 供职机构:浙江大学信息与电子工程学系更多>>
- 发文基金:浙江省自然科学基金国家自然科学基金更多>>
- 相关领域:电子电信更多>>
- 电流型CMOS脉冲D触发器设计被引量:9
- 2014年
- 该文根据脉冲触发器的设计要求,结合阈算术代数系统,提出一种电流型CMOS脉冲D触发器的通用结构,用于二值及多值电流型CMOS脉冲触发器的设计,并可方便地应用于单边沿和双边沿触发。在此结构的基础上设计了电流型CMOS二值、三值以及四值脉冲D触发器。采用TSMC 180 nm CMOS工艺参数对所设计的电路进行HSPICE模拟后表明所设计的电路具有正确的逻辑功能和良好的瞬态特性,且较以往文献提出的电流型D触发器,优化了触发器的建立时间和保持时间,二值和四值触发器最差最小D-Q延时比相关文献的主从触发器降低了59.67%和54.99%,比相关文献的边沿触发器降低了4.62%以上,所用晶体管数也相对减少,具有更简单的结构以及更高的电路性能。
- 姚茂群张立彬耿亮
- 关键词:集成电路电流型CMOS电路
- 基于时钟控制技术的低功耗三值D触发器设计被引量:1
- 2016年
- 提出一种低功耗的基于时钟控制技术的三值D触发器(CG-TDFF)。CG-TDFF通过在电路中嵌入时钟控制技术,在输入信号不发生改变时抑制时钟链以减少触发器内部节点的冗余跳变,从而有效地降低电路功耗。基于SMIC65 nm工艺的仿真结果表明,CG-TDFF具有正确的逻辑功能,低功耗特征明显,在开关活动性为10%时,功耗比参考电路下降最高达29.84%。
- 耿亮沈继忠许聪源
- 关键词:时钟多值逻辑