邓青 作品数:7 被引量:6 H指数:1 供职机构: 中国电子科技集团第十四研究所 更多>> 发文基金: 江苏省科技支撑计划项目 更多>> 相关领域: 电子电信 更多>>
用于X波段相控阵系统的高线性度低附加相移数字衰减器设计 被引量:3 2017年 设计了一款应用于X波段相控阵系统的6位数字衰减器,该衰减器具有高线性度和低附加相移的特点。对常规开关Pi型衰减器的附加相移和线性度进行了分析,通过电感和电容补偿技术,实现了在宽带频率范围和不同衰减状态下都具有低的附加相移。此外,利用浮动衬底技术来实现较高的线性度。该衰减器基于0.13μm的BiCMOS工艺设计。仿真结果显示该衰减器的插入损耗为6.67dB,10GHz下在最小衰减和最大衰减处的1dB压缩点输入功率分别为15.5dBm和10dBm。 邓青 汪粲星 万川川 张浩关键词:X波段 衰减器 高线性度 相控阵 BICMOS SiGe的BiCOMS技术的S波段低噪声放大器的设计(英文) 2012年 文中介绍了一种基于锗硅BICMOS的宽带低噪声放大器的设计。此放大器工作在2.7 GHz~3.5 GHz的频带,采用0.18μm的锗硅工艺和cascode结构来增加其反向隔离度,并且使用了射极电阻负反馈和电阻并联反馈改善其带宽和线性度。仿真结果展示了其在通带范围内16.3 dB的增益和小于-10 dB的端口反射。此放大器噪声系数为2.8 dB左右,并使用5 V电源电压。 朱德政 李明 邓青 张浩关键词:锗硅 S波段 低噪声放大器 宽带 一种-16dB~12dB增益范围的高线性度PGA设计 被引量:1 2013年 可编程增益放大器广泛应用于射频接收通道,起中频放大、驱动模数转换器的功能。基于电阻反馈运放设计的可编程增益放大器具有动态范围大、线性度高的特点。文中采用互补金属氧化物半导体工艺设计实现了一种基于全差分运放和衰减器的宽范围、高线性度可编程增益放大器。测试结果表明增益变化范围为-16 dB~12 dB,步进为1 dB,输出1 dB压缩点大于10 dBm@60 MHz,输出三阶交调点大于26 dBm@60 MHz。 谢书珊 张浩 刘海涛 邓青 万川川关键词:可编程增益放大器 高线性度 互补金属氧化物半导体 动态范围 一种基于时间交织流水线架构的高速ADC设计 被引量:1 2017年 伴随着宽带雷达系统的发展,信号带宽越来越大,从而对模数转换器(ADC)的转换速度要求也越来越高。为满足宽带系统需求,需要ADC能够在数百兆甚至上GHz转换速度下实现较高精度的数据转换,这对ADC芯片设计提出了很高的要求。基于0.18μm Bi CMOS工艺,设计了一种时间交织流水线架构的超高速ADC,前端采用一个超高速高精度跟踪保持器,转换核心采用四路并行流水线时域交织工作,内部集成多相位时钟控制电路。实测结果表明:该ADC芯片在800 MS/s速度下性能良好,部分通道最高工作速度可达1.2 GS/s。 邓青 刘海涛 吴俊杰 张理振关键词:模数转换器 宽带 流水线 Array LDPC码解码器设计 2009年 Array-LDPC码是一种高码率的LDPC(低密度奇偶校验)码,具有高性能、易编码等特点,广泛应用于DSL(数字用户线)传输中。在分析Array LDPC码结构和MS(最小和)算法的基础上,提出一种在较低硬件复杂度下实现较高并行度的解码器架构。该架构显著降低了节点间的信息通信量,同时,用局部CPU之间有规律的信息传递取代了VPU与CPU之间复杂的信息交换,解决了硬件实现中的布线问题。设计结果表明,采用这种架构设计的(2209,2021)Array-LDPC解码器具有吞吐率高、结构简单的优点,在0.18μm CMOS工艺下,面积仅为2.4 mm2,而吞吐率可达到1.03 Gbps。 邓青 张保宁 刘刚关键词:最小和算法 并行度 基于RF接收机的过冲性能优化分析 2012年 可变增益控制是RF接收机的通用功能,它包括程控衰减器和放大器。可编程增益控制单元一般采用CMOS结构的开关器件。采用半导体制造技术制造的CMOS结构开关器件存在非理想特性,其中开关切换过程残留电荷是一种非理想特性。如果CMOS开关器件位于信号通路,开关切换残留电荷会传导到下一级电路,从而影响系统的瞬态性能,干扰RF接收机对获取信号的判断。通过在技术上的设计来减小开关过冲是CMOS结构开关器件的设计难点之一。针对这一特性,进行了理论分析并提出了解决方案。通过对几种解决方案的对比,给出了各自的特点。最后通过差分抑制过冲的实测结果分析,表明此方法具备较优效果。 谢书珊 张保宁 张浩 刘海涛 邓青 朱德政关键词:过冲 电荷 嵌入式高速ADC的最新研究进展 被引量:1 2009年 随着数字化程度的不断深入,系统级芯片(SoC)已成为当前发展主流,系统芯片对高速高精度嵌入式ADC的需求日益迫切。CMOS工艺尺寸的等比例缩小为ADC速度的提高提供了条件,但是对实现ADC高信噪比的限制越来越大。文章首先讨论了CMOS工艺尺寸的不断等比例缩小对ADC性能的影响,其次讨论了采用数字电路进行纠错补偿、省略运算跨导放大器(OTA)使用以及采用电流域信号处理技术等适用于嵌入式高速ADC设计的最新技术进展。 邓青 陈珍海 朱燕君 吴俊关键词:高速模数转换器 嵌入式 流水线 电流模