您的位置: 专家智库 > >

钟声

作品数:3 被引量:4H指数:2
供职机构:中国科学院声学研究所更多>>
发文基金:国防基础科研计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇FPGA
  • 1篇多DSP
  • 1篇优化设计
  • 1篇总线
  • 1篇矩阵
  • 1篇矩阵运算
  • 1篇基于FPGA
  • 1篇PCI
  • 1篇PCI-X
  • 1篇VME
  • 1篇VME总线
  • 1篇CORE
  • 1篇DCM
  • 1篇IP
  • 1篇IP_COR...
  • 1篇并行处理

机构

  • 3篇中国科学院

作者

  • 3篇侯朝焕
  • 3篇陈栋
  • 3篇杨常安
  • 3篇钟声
  • 1篇张立军

传媒

  • 3篇电子测量技术

年份

  • 2篇2008
  • 1篇2007
3 条 记 录,以下是 1-3
排序方式:
基于FPDP和VME总线的多DSP通用并行处理系统设计
2008年
多信号处理板多处理器系统已经广泛应用于高速信号处理领域。多处理器的结构和子板间的数据传输速度是系统设计的难点。本文具体介绍一种双总线的高速信号处理多子板结构系统。基于VME总线的高可靠性以及FPDP总线的高速传输能力,系统采用VME总线完成板间程序下载,采用FPDP总线完成板间数据传输。并且提出一主三从的多处理器结构,增强了系统的重组性和扩展性。文中详细讨论了该系统中多DSP通用并行处理机的硬件设计,并就系统结构和供电方案给出原理框图。
陈栋侯朝焕杨常安张立军钟声
关键词:多DSPVME并行处理
基于FPGA的矩阵乘法器优化设计被引量:2
2008年
目前FPGA(field programmable gate array)在许多信号处理领域有了越来越多的应用,其中有不少是应用于矩阵的运算与变换。通过使用新一代FPGA中嵌入的DCM(digital clock manager)模块,可以针对矩阵运算的特点,对实现矩阵运算的硬件结构进行优化,从而大幅的降低在FPGA中实现矩阵运算所占用的硬件资源。本文以3×3矩阵乘法器为例对此类优化设计进行了详细介绍。
钟声侯朝焕杨常安陈栋
关键词:FPGADCM矩阵运算
基于IP Core的PCI-X总线数据传输卡设计被引量:2
2007年
在高速阵列信号处理系统中,数据采集端与信号处理主机之间的数据通信量非常的大,为了保证系统性能,对数据传输卡提出了更高要求,传统基于PCI总线的数据传输卡已经不能满足系统需要,作为PCI总线的升级版——PCI-X总线,不光提高了总线时钟频率,还拥有更为合理的传输时序与中断响应机制,是新一代阵列信号处理系统的理想总线。本文介绍了基于PCI-X总线的数据传输卡的设计与实现,并对基于IPCore的PCI-X总线接口实现进行了详细分析,从仿真与实际使用效果验证了基于PCI-X总线的数据传输卡达到了设计性能。
钟声侯朝焕杨常安陈栋
关键词:IPCOREFPGA
共1页<1>
聚类工具0