您的位置: 专家智库 > >

李玉发

作品数:6 被引量:15H指数:3
供职机构:中航工业西安航空计算技术研究所更多>>
发文基金:中国航空科学基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 4篇电子电信
  • 4篇自动化与计算...

主题

  • 3篇FPGA
  • 2篇队列
  • 2篇性能分析
  • 2篇虚拟输出队列
  • 1篇调度
  • 1篇调度算法
  • 1篇迭代
  • 1篇多接口
  • 1篇异步
  • 1篇异步FIFO
  • 1篇硬件
  • 1篇时间同步
  • 1篇接口
  • 1篇解码
  • 1篇互联系统
  • 1篇基于FPGA
  • 1篇交叉开关
  • 1篇仿真
  • 1篇编解码
  • 1篇M算法

机构

  • 6篇中航工业西安...

作者

  • 6篇李玉发
  • 4篇李大鹏
  • 2篇王红春
  • 2篇蒲恺
  • 2篇田园
  • 1篇季雷
  • 1篇孙靖国
  • 1篇李斌

传媒

  • 3篇航空计算技术
  • 2篇电子技术(上...
  • 1篇计算机测量与...

年份

  • 4篇2016
  • 2篇2015
6 条 记 录,以下是 1-6
排序方式:
一种SRIO多接口互联系统的FPGA实现方法被引量:1
2015年
机载计算系统中多种不同的接口需要互联在一起为主机提供各种信息。针对其复杂的互联情况,文章对SRIO与1553B、422、429、can和离散量的互联给出一种高效的管理方法。即使用PPC440协处理器管理数据实时性要求低422、429和can接口,使用SRIO直接管理1553B和离散量接口。最终的测试证明该方法高效且可靠。
季雷李斌李大鹏李玉发
关键词:SRIOFPGAPCI
基于AFDX网络的时间同步分析与实现被引量:4
2016年
时间同步技术对分布式网络是不可缺少的。根据AFDX网络的完整性、冗余性等特点,提出一种AFDX网络时间同步模型和实现方法。分析了时间同步过程中产生的时间延迟,并提出两种延迟补偿方法,分别为一次性补偿法和分段补偿法。对两种时间延迟补偿方法进行对比后,采用较为理想的分段补偿法给出AFDX网络的时间同步实现。提出一种时间同步精度的测量方法,并对AFDX网络的时间同步进行了实验和测量。结果表明,方法具有较高的同步精度,能够满足AFDX网络的使用要求。
田园李大鹏王红春李玉发
关键词:AFDX时间同步
基于VOQ的一种非均匀流量调度算法及其性能分析
2016年
为了提高数据通信的传输速率与可靠性,高速路由器采用了基于VOQ的交换架构及调度算法。首先对经典的FIRM(FCFS in Round-Robin Matching)算法进行分析,该算法在突发和非均匀业务时性能有很大的下降。针对这一缺陷,提出了lp-FIRM(Long Queues Priority FIRM)算法,此算法采用长队列有效机制,对VOQ队列长度超过阈值Lmax的队列首先进行循环匹配调度,再对长度小于阈值Lmax的队列进行循环匹配调度,并给出了lp-FIRM的算法描述,并与i SLIP、FIRM算法进行了比较。仿真结果表明,lp-FIRM算法与经典算法相比,在均匀业务下的性能类似,而在非均匀业务下性能有了很大提升。
李玉发李大鹏蒲恺
关键词:虚拟输出队列调度算法
一种两步迭代匹配算法及其性能分析被引量:1
2016年
基于VOQ的crossbar交换结构在高速互联网络中应用十分广泛。现有的VOQ调度算法以迭代方式工作,通常分为三步:请求、授权和接受。通过将仲裁合并到请求步骤,可以省略接受步骤,用来实现两步迭代匹配算法。提出了一种适用于两步迭代匹配算法的高效硬件实现结构,并进行了大量的仿真。仿真结果显示,两步迭代匹配算法可以达到与三步迭代匹配算法类似的性能。
李玉发王红春
关键词:虚拟输出队列交叉开关硬件仿真
一种高速大容量异步FIFO的实现方法被引量:5
2015年
为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO。基于DDR2 SDRAM的高带宽和时分复用特点,设计了WFIFO和RFIFO,以及FIFO控制器,利用Xilinx公司的存储器接口生成器生成了DDR2 SDRAM控制器,完成了高速大容量异步FIFO的设计,并对其进行了测试验证。验证结果表明,设计可以解决高速海量数据缓存问题,在工程应用中具有积极的借鉴意义和参考价值。
李玉发孙靖国李涛
关键词:FPGADDR2SDRAM异步FIFO
基于FPGA的IRIG-B编解码设计与实现被引量:4
2016年
随着系统间时间同步要求的提高,IRIG-B码被越来越多的应用于系统间的时统模块中;针对传统的单片机及专用芯片实现方法已经不能满足产品的可靠性和可移植性的问题,对基于FPGA的IRIG-B编解码设计和实现方法进行了研究;提出了一种将BCD码和二进制码之间相互转换的迭代算法;结合FPGA设计方法对IRIG-B编码和解码方法进行了研究;通过对实验方法进行仿真,结果表明该方法能够正确有效的对时间信息进行IRIG-B格式的解码和编码,并且FPGA内部的实现形式可以大大减少外部芯片及电路的使用,从而大幅提升产品的可靠性和可移植性。
田园李大鹏蒲恺李玉发
关键词:IRIG-BFPGA解码
共1页<1>
聚类工具0