赖晓玲 作品数:22 被引量:32 H指数:3 供职机构: 中国空间技术研究院 更多>> 发文基金: 中国航空科学基金 航天支撑技术基金 国家自然科学基金 更多>> 相关领域: 航空宇航科学技术 自动化与计算机技术 电子电信 核科学技术 更多>>
一种评估单粒子效应的XDL网表级电路拓扑关系构建方法 被引量:1 2017年 针对空间环境中的单粒子效应对可编程逻辑器件电路信号传播的影响,提出了一种可评估单粒子软错误传播的网表级电路传播拓扑关系的构建方法。该方法借助综合后的XDL网表与器件资源映射关系,以深度搜索方法和单粒子敏感控制配置位匹配法则,构建基于器件底层资源架构的电路逻辑拓扑关系,细化了电路中的单粒子软错误传播过程。最终,以16分频电路为例简述本方法的实现过程,证明该方法在提升单粒子软错误率计算精度方面的有效性。 高翔 周国昌 赖晓玲 朱启 杨玉辰标准单元抗单粒子闩锁效应加固设计 被引量:2 2019年 文章针对130纳米CMOS工艺标准单粒子闩锁效应问题,开展了Complementary Metal Oxide Semiconductor(CMOS)器件单粒子闩锁效应产生的物理机理分析,提出了一套适合于不同类型标准单元版图加固方法;基于SMIC0. 13μm工艺进行了物理建模仿真和电路实现。仿真结果显示,在遭受LET值为120MeV/mg/cm^2的重离子辐射时,所设计的电路未发生闩锁效应。 王轩 巨艇 周国昌 赖晓玲 唐硕关键词:集成电路 预加重LVDS驱动器电路设计与实现 被引量:2 2018年 针对传统LVDS驱动器在长距离、高速率下由于能量损失而导致的驱动能力不足问题,通过分析LVDS信号传输机理,设计了一款可提供第二电流源的数字预加重电路,得到了该电路在最高800 Mbps速率下的PRBS(Pseudo-Random Binary Sequence)仿真数据。研究结果表明,该电路增强了信号的高频成分,补偿了高频分量在传输过程中的衰减,提高了信号的传输距离。 王轩 赖晓玲 周国昌 巨艇 王健关键词:预加重 基于版图设计的DICE触发器单粒子翻转加固技术 2022年 D触发器是时序逻辑电路的基础,随着集成电路工艺尺寸进入纳米级,单粒子多节点翻转(single event multiple upset, SEMU)现象趋于严重,双互锁存单元(dual interlocked storage cell, DICE)触发器加固设计方法的抗单粒子翻转(single event upset, SEU)能力已不能满足宇航需求。基于纳米工艺下D触发器的SEU加固技术以及DICE结构的翻转机理,兼顾电路性能、面积和功耗等资源开销,提出了一种以DICE电路结构为基础的版图级抗SEU触发器设计方法,并采用商用65 nm工艺实现了一款抗SEU的D触发器设计,其面积仅为商用结构触发器的1.8倍。电路功能及辐照性能仿真表明,该触发器的建立时间和传输延迟与商用结构触发器相当,在线性传输能(linear energy transfer, LET)阈值大约为37 MeV·cm~2/mg的Ge离子轰击下没有发生SEU,触发器电路的性能和抗单粒子软错误能力表现优秀。在抗辐照专用集成电路设计中,极大节省了由加固D触发器电路所带来的面积、布线资源和时序开销。 赖晓玲 赖晓玲 张健 巨艇 朱启关键词:单粒子翻转 基于130nm CMOS工艺抗单粒子翻转和单粒子瞬态加固技术研究 被引量:3 2016年 在空间辐射环境下,CMOS集成电路易受到单粒子翻转和单粒子瞬态的影响,可导致器件功能异常。文章首先分析了几种典型的加固技术,并从触发器的电路结构和物理版图出发,提出了一种基于130nm CMOS工艺抗单粒子翻转和单粒子瞬态脉冲的触发器单元加固设计方法。并结合设计方法,实现了抗辐射加固触发器的设计,通过仿真分析验证了设计的正确性。 巨艇 王轩 张健 赖晓玲 周国昌关键词:触发器 单粒子翻转 抗辐射加固 飞行器FPGA检测点优化设置方法 2017年 针对诱发空间环境下航空航天飞行器工作异常和故障的FPGA单粒子效应,分析了FPGA电路的特点,从空间和时间维度上,提出基于"运算单元+存储器/触发器"进行FPGA电路层次模块的划分;结合节点所在位置的重要性、节点与其它节点的关联程度以及节点本身的单粒子软错误翻转概率,提出了重要度分析模型,从而建立基于重要度排序的对测试点设置优化方法;测试实验表明,该方法是一种可行的检测点优化设置方法。 李飞 周国昌 赖晓玲 杜承烈 郭阳明关键词:FPGA 检测点 基于130nm工艺嵌入式SRAM单粒子软错误加固技术研究 被引量:2 2020年 在空间环境中,嵌入式SRAM易受高能粒子的作用发生单粒子软错误,针对这一现象,文章研究了深亚微米工艺下嵌入式SRAM的单粒子软错误加固技术,提出了版图级、电路级与系统级加固技术相结合的SRAM加固方法以实现减小硬件开销、提高抗单粒子软错误的能力。并基于该方法设计了电路级与TMR(三模冗余)系统级加固相结合、电路级与EDAC(纠检错码)系统级加固相结合和只做电路级加固的3种测试芯片。在兰州近物所使用Kr粒子对所设计的测试芯片进行单粒子软错误实验,实验结果表明,系统级加固的SRAM抗单粒子软错误能力与写入频率有关,其中当SRAM的写入频率小于0.1s时,较只做电路级加固的芯片,系统级和电路级加固相结合的SRAM可实现翻转bit数降低2个数量级,从而大大优化了SRAM抗单粒子软错误的性能。并根据实验数据量化了加固措施、写频率和SRAM单粒子翻转截面之间的关系,以指导在抗辐照ASIC(专用集成电路)设计中同时兼顾资源开销和可靠性的SRAM加固方案的选择。 张健 赖晓玲 周国昌 巨艇 王轩关键词:嵌入式SRAM 一种FPGA单粒子软错误检测电路设计 被引量:5 2015年 分析了FPGA器件发生单粒子效应的空间分布特性,设计并实现了一种面向FPGA单粒子软错误的检测电路。将该电路放置在FPGA待检测电路的附近,利用单粒子效应的空间特性,则可以根据检测模块的状态变化,获得待检测电路发生单粒子软错误的情况。仿真实验表明,该电路是可行、有效的检测电路,具有很小的资源和性能损失。 周国昌 朱启 巨艇 赖晓玲 郭阳明 于登云关键词:FPGA 单粒子效应 软错误 检测电路 DSP汇编程序基本块划分与优化及其软件实现 2016年 针对空间环境中DSP软错误检测的需求,研究一种DSP汇编程序基本块划分与优化方法,并对其进行了软件实现。该方法首先将汇编程序精简为只含指令和标号的"伪汇编"程序;再对"伪汇编"代码进行基本块划分;然后经过3种优化得到优化后的基本块。最后根据优化前后的基本块信息,分别绘制优化前后的跳转流程图。利用该软件可以将程序划分为基本块的集合,并提取每个基本块的结构信息,可有效支撑基于完整性检查的程序流错误检测。软件代码精简、稳定性好、空间复杂度小,对DSP单粒子效应故障检测有着重要的应用价值。 周国昌 巨艇 赖晓玲 朱启 王向涛 于登云 郭阳明关键词:汇编程序 DSP 面向航天应用的Virtex5系列FPGA单粒子翻转防护技术 被引量:7 2017年 针对Xilinx Virtex5系列器件开展了器件架构、器件单粒子敏感性和单粒子翻转防护技术的研究,针对翻转截面较大的配置存储区实现了配置区自动回读刷新纠错技术,仿真验证结果证明提出的方法正确有效,具有较大工程应用价值。 赖晓玲 贾亮 朱启关键词:XILINX 单粒子翻转