赵亮
- 作品数:5 被引量:10H指数:2
- 供职机构:西安微电子技术研究所更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 基于Chisel语言的RISC-V处理器设计技术被引量:5
- 2021年
- 近年来,RISC-V在处理器领域的大行其道,不仅仅在于其开源可扩展的指令集架构属性,同时也得益于加州大学伯克利分校为其量身打造的敏捷化设计语言Chisel,极大降低了处理器设计门槛.本文基于Chisel语言设计实现了一款带有扩展指令协处理器的多核RISC-V芯片,相对于传统的硬件设计语言,将硬件IP的设计与集成周期压缩50%以上,并且依靠丰富的模板资源,能够快速完成拓扑互连、时序分割、跨时钟域转换等影响处理器整体性能的全局性优化设计,将芯片验证与实现的迭代周期缩短30%以上,为开源处理器敏捷化开发探索了行之有效的技术手段.
- 娄冕张海金杨靓刘思源赵亮
- 关键词:处理器敏捷化
- 一种适用于满足三模冗余的物理搭建方法
- 本发明公开了一种适用于满足三模冗余的物理搭建方法,在布局阶段采用了对时钟管理单元进行定制设计,同组三个寄存器在实现中通过脚本得到有效控制,由于现有三模寄存器增加了时钟延时,具有在先进工艺下不同工艺角下延时差异大的特点,降...
- 龙娟赵亮张彬姚岚杨靓李海松
- 文献传递
- 基于三模冗余加固的ASIC设计与实现被引量:4
- 2015年
- 集成电路处于太空环境下,可能会受到单粒子效应的影响。针对单粒子翻转的影响提出了一种三模时空冗余架构的设计和实现方法,通过了功能仿真并对抗辐照实验进行了验证。仿真和实验结果表明,这种架构相对于全电路三模冗余架构面积开销较小却满足了抗辐照性能的要求。
- 夏辉唐威黄媛媛赵亮
- 关键词:单粒子翻转三模冗余时钟树综合专用集成电路
- 一种基于集成电路的多目标终点最短延迟网络布局方法及系统
- 本发明公开了一种基于集成电路的多目标终点最短延迟网络布局方法及系统,首先,多目标终点识别与自动分组。其次,当所有叶节点完成分组后,需要进行缓冲器网络构建,要点在于如何保证所有分支节点连接至起点的同时,形成公共网络,减少缓...
- 赵亮康郁爽张彬黄媛媛杨靓
- 高速DDR3存储控制器的时钟偏差控制和优化被引量:1
- 2018年
- 基于65nm工艺,完成了高性能海量处理器芯片中的高速DDR3存储控制器的物理设计.重点介绍了DDR3存储控制器物理设计中的布图布局设计和时钟树设计,并针对EDA工具自动生成时钟树导致的DDR3PHY域内总线时钟偏差较大问题,提出并实现精确手动干预关键时钟路径上的时钟树设计优化方法,并进一步采用寄存器逻辑优化方式,成功将DDR3PHY域内总线时钟偏差控制在30ps内,满足设计要求的性能.
- 胡军涛薛智民龙娟赵亮石文侠
- 关键词:时钟树时钟偏差