保慧琴 作品数:8 被引量:13 H指数:2 供职机构: 西北工业大学明德学院 更多>> 发文基金: 陕西省教育厅科研计划项目 国家自然科学基金 更多>> 相关领域: 电子电信 航空宇航科学技术 更多>>
基于ADS-B的时间轴映射航路冲突检测算法 被引量:1 2019年 由于ADS-B工作范围广,将其应用于航空避撞系统时,在原先的避撞区域外再构建保护区域进行提前避撞,可进一步提高避撞系统性能,航路冲突检测是提前避撞的前提,其算法复杂。提出时间轴映射航路冲突检测算法,将航路冲突问题转化为分别求解X,Y,Z轴冲突区间问题,再由X,Y,Z轴的冲突区间分别映射到时间轴得到冲突时间段,最后通过求解3个冲突时间段的交集来确定航路冲突。仿真实验中,对ADS-B工作范围100 n mile内的入侵飞机在ATC规定的避撞区域进行航路冲突检测,结果只有1‰左右的入侵飞机存在冲突,这与ATC规定的避撞区域和ADS-B工作范围100 n mile体积之比接近,证明算法的正确性。 李波 翟书颖 李茹 保慧琴 刘建都关键词:ADS-B 防撞 用于内建自测试的测试向量生成器TPG的版图设计 2020年 内建自测试是一种可测性设计方法,需要用到测试向量生成器TPG完成测试生成,为了提高测试故障覆盖率,文中利用Tanner Pro软件设计了一种基于本原多项式的伪随机测试向量生成模块,可以产生最大长度的伪随机向量。本文利用S-edit完成四阶的原理图设计,利用L-edit完成版图设计,通过T-spice软件进行仿真,并对仿真结果进行分析,仿真结果说明,四阶伪随机测试向量生成模块所产生的伪随机测试向量循环长度为15,向量循环顺序由触发器的初始状态决定。 保慧琴 张健 翟书颖关键词:内建自测试 本原多项式 LFSR 版图 快速锁定的全数字延迟锁相环研究 被引量:3 2016年 为了消除芯片内部各模块间的时钟延时,减小时钟相位偏移,设计了一种快速锁定的全数字延迟锁相环结构,只需一次调节过程即可完成输入输出时钟的同步,锁定时间短,噪声不会积累,抗干扰性好。在监测相位差时利用一种新的相位选择方法,配合相应的控制逻辑电路,完成DLL的快速锁定,通过调整延迟单元的延时、个数及相应控制电路的大小,实现宽范围的相位锁定。SMIC 0.18μm CMOS工艺下的仿真结果表明,本设计能够在18个周期内完成输入时钟和输出时钟的相位同步,锁定范围是25MHz^300MHz,最大时间抖动为35ps。 保慧琴 尹国福关键词:宽范围 相位 改进的NLMS-OCF算法在信道均衡中的仿真 被引量:1 2020年 在NLMS-OCF算法中,自适应滤波器权值向量更新的方向和引起迭代误差的方向是不一致的,导致了更多的偏差。为了修正NLMS-OCF算法迭代方向上的误差,使得自适应滤波器权值向量更新的方向与引起迭代误差的方向完全相同,提出了改进的NLMS-OCF算法。通过搭建自适应均衡系统模型,分析改进的NLMS-OCF算法在信道均衡中的性能。在信道均衡中分别将传统算法和改进的NLMS-OCF算法进行仿真对比。实验结果表明,改进的NLMS-OCF算法具有更好的收敛特性,提高了系统的滤波性能。 李茹 翟书颖 保慧琴 李波关键词:自适应滤波器 信道均衡 收敛速度 滤波性能 基于CMOS电路的序列信号检测器的设计 2020年 序列信号检测器以其从串行数字信号流中识别出指定序列的功能为特色,被广泛应用在诸多技术领域。为进一步提高其电路的开关速度和可靠性、降低电路的静态功耗,采用模块化、层次化的设计思想,利用集成电路设计软件Tanner_Pro中的S-edit设计一款"1111"序列信号检测器。采用静态CMOS逻辑门结构来实现器件功能,并用T-spice软件进行仿真验证。仿真结果表明,所设计的"1111"序列信号检测器,能够准确地在串行输入信号流中识别出"1111"序列,满足设计预期。 保慧琴 李茹 卫霞ADS-B技术在通用航空避撞系统中应用研究 被引量:7 2018年 分析了ADS-B技术及其在运输航空监视管理系统、通用航空监视管理系统、无人机监视管理系统和避撞系统中应用情况。分析了构建通用航空避撞系统的必要性和构建基于ADS-B的通用航空避撞系统的可行性及其优势;研究表明基于ADS-B技术的通用航空避撞系统是非常符合我国通用航空特点和需求,在性能上较TCAS会有更多优势,除了用于通用航空飞机自身相互避撞外,还可实现通用航空飞机与无人机、运输航空飞机以及地面建筑物和障碍物的避撞。基于ADS-B技术对通用航空避撞系统总体构建,包括硬件部分、软件部分、数据部分和通用航空避撞系统规划。 李波 刘建都 王庭良 保慧琴关键词:ADS-B 通用航空 避撞 TCAS 低空空域 一种CMOS伪随机序列信号发生器的版图设计 2017年 集成电路版图设计是实现集成电路制造必不可少的设计环节,版图设计的优劣直接关系到芯片的工作性能和制造成本。采用CMOS 2μm的λ设计规则,利用Tanner Pro软件设计了一种CMOS伪随机序列信号发生器。Tanner Pro软件是一套集成电路设计软件,利用S-edit完成伪随机序列信号发生器的原理图设计,利用L-edit完成伪随机序列信号发生器的版图设计,并通过T-spice软件进行仿真,仿真结果表明,所产生的伪随机序列信号循环长度为6,伪随机序列信号由D触发器的初始状态决定。 保慧琴关键词:版图 伪随机序列 触发器