扩频时钟产生器可以分散频率谐波的能量、减小单位带宽内的辐射能量,因此,扩频时钟产生器广泛应用在SATA Ⅲ等系统中。给出了一种基于失调锁相环技术的SATA Ⅲ扩频时钟产生器的设计方法。在扩频时钟产生器中,一个低频扩频信号和一个直接数字频率合成器进行频率合成,然后和一个高频信号混频,产生一个更高的调制参考源。扩频时钟产生器采用1.2 V 0.13μm CMOS工艺,功耗为21.16 m W,主要的频率功率减小了16 d B,芯片面积0.7*0.45 mm2。测试结果表明,采用失调锁相环技术,扩频时钟产生器具有较低的时钟抖动,较小的EMI辐射功率,较好地满足了SATA Ⅲ的需求。
设计了一款面向100BaseTX以太网的收发器芯片.该收发器接收端采用模拟线性均衡和判决式反馈均衡(DFE)的混合结构,并采用模数转化器在数字域实现自适应均衡和基线漂移补偿.为了降低功耗和减小芯片面积,提出了一种连续时间线性均衡气和可变增益放大器共享电阻、电容的电路结构.该收发器采用0.13μm 1.2 V CMOS工艺实现,线缆传输距离大于100m.