您的位置: 专家智库 > >

唐龙飞

作品数:4 被引量:2H指数:1
供职机构:中航工业西安航空计算技术研究所更多>>
发文基金:中国人民解放军总装备部预研基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 3篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇SATA
  • 2篇产生器
  • 1篇倒装芯片
  • 1篇电磁
  • 1篇电磁兼容
  • 1篇电荷
  • 1篇电荷泵
  • 1篇抖动
  • 1篇信道
  • 1篇以太
  • 1篇以太网
  • 1篇时钟
  • 1篇时钟产生
  • 1篇时钟产生器
  • 1篇收发
  • 1篇收发器
  • 1篇收发器设计
  • 1篇数模
  • 1篇数模混合
  • 1篇双电荷

机构

  • 3篇中航工业西安...
  • 1篇西安航空计算...

作者

  • 4篇田泽
  • 4篇唐龙飞
  • 2篇王晋
  • 2篇龙强
  • 1篇刘宁宁
  • 1篇王晋
  • 1篇蔡叶芳
  • 1篇邵刚

传媒

  • 1篇无线电通信技...
  • 1篇无线电工程
  • 1篇微电子学与计...
  • 1篇计算机技术与...

年份

  • 1篇2017
  • 2篇2016
  • 1篇2015
4 条 记 录,以下是 1-4
排序方式:
一种SATA Ⅲ失调锁相环扩频时钟产生器设计
2016年
扩频时钟产生器可以分散频率谐波的能量、减小单位带宽内的辐射能量,因此,扩频时钟产生器广泛应用在SATA Ⅲ等系统中。给出了一种基于失调锁相环技术的SATA Ⅲ扩频时钟产生器的设计方法。在扩频时钟产生器中,一个低频扩频信号和一个直接数字频率合成器进行频率合成,然后和一个高频信号混频,产生一个更高的调制参考源。扩频时钟产生器采用1.2 V 0.13μm CMOS工艺,功耗为21.16 m W,主要的频率功率减小了16 d B,芯片面积0.7*0.45 mm2。测试结果表明,采用失调锁相环技术,扩频时钟产生器具有较低的时钟抖动,较小的EMI辐射功率,较好地满足了SATA Ⅲ的需求。
龙强田泽唐龙飞王晋
关键词:锁相环SATA
采用ADC的100BaseTX以太网收发器设计
2016年
设计了一款面向100BaseTX以太网的收发器芯片.该收发器接收端采用模拟线性均衡和判决式反馈均衡(DFE)的混合结构,并采用模数转化器在数字域实现自适应均衡和基线漂移补偿.为了降低功耗和减小芯片面积,提出了一种连续时间线性均衡气和可变增益放大器共享电阻、电容的电路结构.该收发器采用0.13μm 1.2 V CMOS工艺实现,线缆传输距离大于100m.
王晋田泽唐龙飞
关键词:以太网收发器
一种高速数模混合倒装芯片协同仿真技术研究被引量:2
2015年
串行数据率的不断提高使得传输信号的波长和板中传输线长度可比拟,分布参数显现出不可忽视的影响。文中提出了一种全信道仿真的方法,在HFSS软件中对倒装焊管壳进行建模,在Si Wave软件中对PCB链路进行分析,并分别提取出S参数和Spice网表,以及高速数模混合So C芯片中Ser Des接口中Tx及Rx模块版图寄生参数提取后的RCX网表。在Cadence Spectre软件下进行协同仿真的方法,较好地预计出了高速数模混合倒装焊芯片在版图、封装、管壳以及信道影响情况下的传输特性,为电路设计以及改进提供了依据。
蔡叶芳田泽邵刚唐龙飞刘宁宁
关键词:SERDES封装管壳信道
采用快速建立双电荷泵技术的扩频时钟产生器设计
2017年
传统的扩频时钟产生器具有较长的建立时间,同时芯片面积较大。针对上述问题,给出了一种采用快速建立双电荷泵技术的低抖动分数扩频时钟产生器(SSCG)的设计。快速建立双电荷泵技术不但可以减小芯片面积,而且通过控制SSCG建立过程中电荷泵(CP)的工作顺序来缩短建立时间。SSCG中的多模分频器采用差分动态触发器技术来减小芯片面积,降低功耗和抖动。SSCG采用0.13μm CMOS工艺制造,3.91μs的建立时间远快于采用传统SSCG技术的8.11μs,在1.5 GHz 250个周期内随机抖动和总抖动分别为2.7 psrms和3.3 psrms。EMI减小了10 d B,符合SATA的技术要求。芯片面积为0.3 mm×0.7 mm,功耗为18 m W。测试结果表明,采用快速建立双电荷泵技术,建立时间大幅度缩短,芯片面积也有了较大的优化。
龙强田泽王晋唐龙飞
关键词:电荷泵抖动SATA电磁兼容
共1页<1>
聚类工具0