您的位置: 专家智库 > >

王淼

作品数:2 被引量:11H指数:1
供职机构:北京航空航天大学宇航学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇单粒子
  • 1篇单粒子瞬态脉...
  • 1篇电路
  • 1篇电路设计
  • 1篇阵列
  • 1篇直接数字频率
  • 1篇直接数字频率...
  • 1篇直接数字频率...
  • 1篇数字频率合成
  • 1篇数字频率合成...
  • 1篇瞬态
  • 1篇频率合成器
  • 1篇坐标旋转数字...
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇逻辑
  • 1篇门阵列
  • 1篇可编程门阵列
  • 1篇合成器
  • 1篇CORDIC...

机构

  • 2篇北京航空航天...

作者

  • 2篇曾立
  • 2篇王淼
  • 1篇陈昱
  • 1篇曹建勋

传媒

  • 1篇电子学报
  • 1篇微电子学与计...

年份

  • 1篇2017
  • 1篇2016
2 条 记 录,以下是 1-2
排序方式:
改进型高速高精度CORDIC算法及其在DDFS中的应用被引量:11
2017年
提出了一种新的选择迭代式高速高精度CORDIC(COrdinate Rotation Digital Computer)算法.基于表驱动法缩小目标旋转角度,通过改进的基本角度选择方法旁路不必要的迭代;并以移位和减法实现幅度校正,减小硬件资源消耗.设定角度误差小于10^(-5)rad时,迭代次数减小至7次以下.在DDFS(Direct Digital Frequency Synthesizer)的应用中,利用区间压缩技术在Xilinx的FPGA中实现20位定点小数电路设计.仿真及实测结果表明,该算法幅度误差小于2×10^(-5),输出延时不大于43.5ns,同时硬件资源消耗不增加.
史方显曾立陈昱王淼占丰
关键词:坐标旋转数字计算机直接数字频率合成器表驱动现场可编程门阵列
Flash型FPGA单粒子瞬态脉冲分段滤除电路设计
2016年
为提高FPGA在辐射环境条件下的抗单粒子脉冲(SET)的能力,设计了一种由多个延时单元和并联逻辑保护单元(Guard Gate,GG)构成的SET脉冲分段滤除电路.将SET脉冲处理延时减小至传统方法的10.42%~49.8%,从而提高电路对SET脉冲的处理能力,同时占用的逻辑资源未有明显增加.
史方显曾立王淼曹建勋权妙静
关键词:单粒子瞬态脉冲
共1页<1>
聚类工具0