戢小亮
- 作品数:8 被引量:32H指数:4
- 供职机构:西安邮电大学电子工程学院更多>>
- 发文基金:中国航空科学基金更多>>
- 相关领域:自动化与计算机技术电子电信文化科学军事更多>>
- 雷达诱饵对空空导弹对抗干扰效果分析被引量:4
- 2014年
- 在复杂电子对抗条件下,采用伴飞诱饵对雷达制导空空导弹进行干扰可以有效地提高载机的突防和生存概率。为一次得到在干扰下空空导弹脱靶量与时间的关系,分析诱饵对空空导弹干扰的对抗过程,创新性的采用伴随方法建立了诱饵作用下空空导弹末制导伴随模型,并通过仿真程序进行仿真得到对抗过程中各种条件下的空空导弹末制导脱靶量,结果表明,载机在合适的时间投放诱饵并机动能够引起较大脱靶量并降低空空导弹对载机的威胁程度,证明了伴随方法的有效性并为伴飞诱饵的应用提供理论依据。
- 潘翔宇戢小亮于云峰凡永华
- 关键词:雷达诱饵空空导弹脱靶量
- 雷达诱饵对空空导弹末制导段干扰效果分析被引量:1
- 2013年
- 在复杂电子对抗条件下,采用伴飞诱饵对雷达制导空空导弹进行干扰可以有效地提高载机的突防和生存概率,基于伴随方法对诱饵在空空导弹末制导段的干扰效能进行了分析。首先,分析了诱饵、空空导弹的干扰对抗过程,在此基础上建立了诱饵作用下空空导弹末制导拦截模型。然后,利用伴随理论把空空导弹末制导拦截模型转换为伴随模型。最后,通过数值积分给出了诱饵干扰作用下对空空导弹末制导脱靶量的影响以及最佳干扰效果。
- 凡永华戢小亮闫杰于云峰
- 关键词:雷达诱饵空空导弹脱靶量
- VC中图像全屏显示及打印算法的实现被引量:1
- 2007年
- 在开发图像显示程序以及视频应用程序时,常常需要全屏显示特性。介绍如何实现图像的全屏显示,以及在非全屏下,如何实现对任一图像的完整显示,并提供了相应的快捷切换键,同时也实现了对任一图像的完整打印算法。本文涉及的算法主要是针对真彩色图像进行处理的,考虑处理速度上的要求,在全屏显示算法中采用了最邻近插值算法进行图像缩放变换。综合比较证实这种算法比较适用。
- 戢小亮
- 关键词:全屏显示图像缩放
- 基于Matlab和VC混合编程的数字信号处理的实现被引量:4
- 2007年
- 数字信号处理有着广泛的应用,因此如何能够有效、快速、准确地分析、处理数据,就显得尤为重要。Matlab在信号处理方面有着显著的优势,利用其提供的信号处理工具箱中的函数,科研人员能够快速而准确地分析和处理数据。但由于Matlab侧重于数据的分析和处理,对于底层硬件的支持稍有欠缺,而微软公司的VC++却可以方便地与底层及硬件直接打交道,并且其界面友好,因此如果将Matlab和VC混合编程进行数字信号处理必定给我们带来极大的方便。
- 戢小亮
- 关键词:MATLABVC^++FFT信号处理
- 一种简便快速的DCT算法及其硬件实现被引量:1
- 2007年
- 传统的DCT算法是直接采用DCT的定义进行变换,由于大量采用浮点运算,运算量大且精度差。针对DCT运算的复杂性,介绍了一种离散余弦变换(DCT)的快速算法,他采用基于尺度提升结构的矩阵分解法,将原先复杂的浮点运算转变为精度更高的整数运算,同时又将复杂的乘法计算分解为简单的移位和加法计算。因此在近乎无损地表示信息的同时,大幅度的降低了运算量。该方法非常适合于应用在实时性要求严格的场合,如视频压缩和目标跟踪,以及硬件的实时实现。最后用Verilog HDL语言给出了采用此算法的DCT核心计算模块的程序。
- 陈东戢小亮朱旭花
- 关键词:二维DCT整数运算硬件
- EDA技术在数字电路课程设计教学改革中的探索与实践被引量:17
- 2016年
- 数字电路是电子信息类专业的基础课程,其中数字电路课程设计是该课程的重要实践教学环节,具有理论性与工程实践性强的特点。为了改进数字电路课程设计的教学,开展了将现代EDA技术应用于数字电路课程设计的教学改革。可以将数字电路课程设计分成两个阶段进行:基于Multisim的仿真设计、基于FPGA的EDA设计,使学生既掌握扎实的数字电路理论基础,又学习到现代数字系统的EDA设计技术,加强了学生工程实践能力的培养,取得了良好的教学效果。
- 倪德克师亚莉朱旭花王静戢小亮
- 关键词:数字电路教学改革EDA技术FPGAMULTISIM
- IEEE802.11g系统均衡技术研究及算法仿真
- 2007年
- 介绍了IEEE802.11g系统的信道特性及其均衡原理,重点对基于训练序列、基于导频结构的信道均衡算法进行深入分析,提出了一种适用于无线信道时变衰落特性的自适应算法,与TS算法、LS算法进行了对比分析,并给出了相应的性能仿真结果。
- 朱旭花倪德克戢小亮
- 关键词:IEEE802.11G正交频分复用信道估计与均衡自适应算法
- 基于FPGA快速平方根算法的实现被引量:4
- 2007年
- 平方根算法是科学计算和工程应用中的基本运算之一,然而由于此算法的复杂性,因此用FPGA很难实现。一般的平方根算法,使用一定量的迭代运算,由传统的加法器和减法器构成,资源占用少,但速度较慢。而在一些实时性要求较高的系统中,对速度的需求比较高。基于此,给出了一种平方根算法,是由高通流水线方式实现,由多路加法器和减法器构成,能够在一个周期内给出结果,相对于传统的平方根算法速度大大增加了。
- 戢小亮
- 关键词:FPGA平方根加法器减法器