任敏华 作品数:4 被引量:9 H指数:2 供职机构: 华东计算技术研究所 更多>> 发文基金: 上海市科学技术委员会资助项目 更多>> 相关领域: 自动化与计算机技术 电子电信 更多>>
嵌入式Linux系统移植中SMP的实现研究 被引量:2 2016年 多核嵌入式CPU的出现提高了处理器性能,但目前大多数的操作系统还不能很好地支持这种体系结构,由于Linux内核是目前最流行的系统内核之一,并且其代码具有开源的特性,因此可以通过对现有的Linux操作系统进行移植改造,以适应多核CPU的硬件特性。文中分析了SMP多核嵌入式CPU的硬件结构和启动流程,并使用设备树结构进行了Linux内核在SMP嵌入式平台上关于SMP部分的移植。 金刚 吴军 马鹏 任敏华关键词:嵌入式 LINUX内核 对称多处理器 USB通信中数字锁相环的设计实现 被引量:3 2006年 介绍了在USB数据通信中,串行接口引擎数据采样功能模块的设计实现。说明了数字锁相环对12Mbit/s数据流进行采样的工作原理和相位偏移、频率偏移消除方法。还说明了该数字锁相环的效率和出错概率。 聂新义 任敏华关键词:USB 串行接口引擎 数字锁相环 数字延迟锁定环设计技术研究 被引量:3 2007年 数字延迟锁定环(DLL)可以产生精确的延迟效果而基本不受工艺、电源和温度等影响,常用来生成稳定的延迟或多相位的时钟信号。该文利用D触发器实现鉴相,给出了一种简洁新颖的数字电路技术的延迟锁定环(DLL)的设计方法。模拟结果表明:该DLL在工作频率范围内支持0°~360°相移,从复位到稳定的时间为2 688个参考时钟周期。在0.35μm SMIC digital CMOS工艺模型下,鉴相精度达到200ps,工作频率范围在23MHz~200MHz。该电路还具有可编程特性。 任敏华 张伟 徐国强关键词:延迟锁定环 延迟线 鉴相器 相位同步 基于硬件多线程机制的网络处理器微引擎设计 被引量:1 2022年 网络处理器(NP)是一种专门处理网络应用数据包的处理器,和特殊应用集成电路(ASIC)相比,网络处理器有着更加灵活的特点,其可以通过编程来实现不同的网络应用。随着网络技术的发展,网络处理器的使用场景也变得越来越广泛,对微引擎(ME)的性能和执行效率也有了更高的要求。为此设计了一种硬件8线程微引擎,利用专用的硬件线程切换微码指令,完成微引擎和外部存储器以及协处理器之间的数据传输,运用硬件信号量机制,实现硬件线程间的切换,节约了微引擎的访存等待时间,提升了微引擎的工作效率,通过多线程共用指令存储器,节省指令储存空间。 刘思远 任敏华 谷航平关键词:网络处理器 协处理器 MIPS架构