您的位置: 专家智库 > >

任自钊

作品数:2 被引量:18H指数:1
供职机构:西北工业大学电子信息学院更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇调制
  • 1篇调制器
  • 1篇性能分析
  • 1篇直接数字频率
  • 1篇直接数字频率...
  • 1篇直接数字频率...
  • 1篇数字调制
  • 1篇数字调制器
  • 1篇数字频率合成
  • 1篇数字频率合成...
  • 1篇四相相移键控
  • 1篇频率合成器
  • 1篇自适应
  • 1篇自适应滤波
  • 1篇自适应滤波算...
  • 1篇最小均方
  • 1篇最小均方误差
  • 1篇最小均方误差...
  • 1篇相移键控
  • 1篇均方

机构

  • 2篇西北工业大学

作者

  • 2篇徐建城
  • 2篇任自钊
  • 1篇杨西西
  • 1篇闫永鹏

传媒

  • 1篇计算机应用研...
  • 1篇科学技术与工...

年份

  • 2篇2011
2 条 记 录,以下是 1-2
排序方式:
一种改进的变步长LMS自适应滤波算法及性能分析被引量:17
2011年
针对现有LMS(leastmean square)算法不能同时提高收敛速度及降低稳态误差的矛盾,提出一种改进的变步长LMS算法,建立了步长参数μ(n)与误差信号e(n)之间的一种新的非线性函数关系:与现有的算法相比,同时引入记忆因子λ和控制函数取值的参数β(n),使当前步长与上一次迭代所得步长及前M个误差的平方相关。理论分析和计算机仿真结果表明,与现有几种常见的LMS算法相比,改进的算法收敛速度和稳态误差的性能指标得到了提高。
任自钊徐建城闫永鹏
关键词:自适应滤波变步长最小均方误差算法
基于DSP Builder的数字调制器的设计被引量:1
2011年
设计使用DSP Builder实现了基于现场可编程门阵列(Field-Programmable Gates Array,FPGA)的数字调制器。首先,在Simulink中采用DSP Builder的模块建立直接数字频率合成器(Direct Digital Synthesizer,DDS)子系统模型,根据它分别建立四相相移键控(Quaternary Phase Shift Keying,QPSK)和十六进制正交幅度调制(16-Quadrature Amplitude Modulation,16QAM)系统模型;然后使用Signal Compiler工具生成与其对应的HDL设计文件和TCL脚本;最后使用Quartus Ⅱ和ModelSim共同完成功能和时序仿真。仿真结果表明该设计方法正确有效,可广泛应用于数字调制技术的FPGA实现。
杨西西徐建城任自钊
关键词:DSPBUILDER直接数字频率合成器四相相移键控
共1页<1>
聚类工具0