常轶松 作品数:25 被引量:12 H指数:2 供职机构: 中国科学院计算技术研究所 更多>> 发文基金: 国家自然科学基金 中国科学院战略性先导科技专项 更多>> 相关领域: 自动化与计算机技术 电子电信 更多>>
一种用于虚拟化环境中片上系统的DMA方法及系统 本发明提出一种用于虚拟化环境中片上系统的DMA方法和系统,包括:读主机内存‑写FPGA内存和读FPGA内存‑写主机内存两个方向的DMA硬件。以读主机内存‑写FPGA内存为例,主机运行的虚拟机发起访问FPGA内存指令,DM... 张科 阮金杰 常轶松 齐乐一种面向处理器系统级设计的测试方法及系统 本发明提出一种面向处理器系统级设计的测试方法和系统,包括:基于SoC‑FPGA的处理器测试平台根据硬件源码与器件情况,选择被测处理器的内存与外设使用模式,检测待测试的处理器并对其进行接口标准化处理,将待测试处理器的接口按... 常轶松 陈欲晓 张科 张旭 齐乐 陈明宇 包云岗ACSemu:一种面向超大规模SoC验证的可扩展FPGA模拟平台 有效的大规模复杂SoC(System-On-Chip)芯片逻辑验证方法已成为SoC芯片设计中的关键因素.利用FPGA进行逻辑验证是一种较为传统的验证方法.随着SoC芯片复杂度和规模不断增加,验证所需的FPGA芯片规模也与... 常轶松 张科 刘月吉 董建波 张广飞 祁鹏飞 侯锐 张立新关键词:SOC芯片 逻辑验证 现场可编程逻辑门阵列 一种支持优先级的标签化网络栈方法和系统 本发明公开了一种支持优先级的标签化网络栈方法和系统,其中服务器网络全数据通路支持优先级的优化系统包括:支持数据包按优先级分流的标签化网卡模块、支持优先级的用户态协议栈模块、以及支持优先级的应用事件处理框架模块。本发明提供... 张文力 刘珂 常轶松 于蓝 陈明宇文献传递 基于模块化策略的中间表示层扫描链插入方法及系统 本发明提出一种基于模块化策略的中间表示层扫描链插入方法及系统,包括获取包括待测设计电路的原始设计,依据原始设计的结构模块关系,构建有向无环图,有向无环图中顶点表示所涉及的中间表示层模块,而每个有向边表示上层模块将下层目标... 常轶松 陈欲晓 张科 陈飞羽 齐乐 陈明宇 包云岗FPGA加速仿真中内存行为确定性重放系统及方法 本发明提出一种FPGA加速仿真中内存行为确定性重放系统与方法。本发明设计了一种用于FPGA加速仿真的内存模型系统,并基于检查点技术和事务级确定性的保障方法精确保存目标系统中内存模型的事务级状态,无需考虑FPGA系统中物理... 常轶松 陈欲晓 张科 陈飞羽 齐乐 陈明宇 包云岗一种支持优先级的标签化网络栈方法和系统 本发明公开了一种支持优先级的标签化网络栈方法和系统,其中服务器网络全数据通路支持优先级的优化系统包括:支持数据包按优先级分流的标签化网卡模块、支持优先级的用户态协议栈模块、以及支持优先级的应用事件处理框架模块。本发明提供... 张文力 刘珂 常轶松 于蓝 陈明宇文献传递 面向图计算应用的处理器访存通路优化设计与实现 2020年 针对图计算应用的访存特点,提出并实现一种支持高并发、乱序和异步访存的高并发访存模块(High Concurrency and high Performance Fetcher,HCPF)。通过软-硬件协同的设计方法,HCPF可同时处理192条共8种类型的内存访问请求,且访存粒度可由用户定义,满足图计算应用对海量低延迟细粒度数据访问的需求。同时,HCPF扩展了基于内存语义的跨计算节点定制互连技术,支持远程内存的细粒度直接访问,为后续实现分布式图计算框架提供技术基础。结合上述两个核心研究内容,基于流水线RISC-V处理器核,设计并实现了可支持HCPF的RISC-V片上系统(System-on-Chip,SoC)架构,搭建基于FPGA的原型验证平台,并使用自研测试程序对HCPF进行初步性能评测。实验结果表明,HCPF相比原有访存通路,最高可将基于数组和随机地址的两种随机内存访问性能分别提升至3.5倍和2.7倍。远程内存直接访问4 Byte数据的延时仅为1.63μs。 张旭 常轶松 常轶松 陈明宇一种FPGA集群管理与部署比特流的方法 本发明提供一种FPGA集群,包括FPGA集群管理节点、FPGA节点以及FPGA容器编排系统,所述FPGA节点包括FPGA芯片、内存、NVMe固态硬盘以及网卡,其中FPGA容器编排系统包括运行FPGA集群管理节点上的容器编... 张科 王泽霖 齐乐 赵然 常轶松 王嵩岳文献传递 多SoC节点之间的访问方法、装置和系统 本发明实施例提供一种多SoC节点之间的访问方法、装置和系统,通过源SoC节点的片内互连结构接收第一设备发送的访问请求,访问请求中携带访问地址;源SoC节点的片内互连结构根据所述访问地址与片内互连结构扩展单元接口的对应关系... 张科 常轶松 张立新文献传递