张峰
- 作品数:11 被引量:37H指数:3
- 供职机构:中国科学院光电技术研究所更多>>
- 发文基金:国家高技术研究发展计划更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 基于NAND Flash的数据记录方法与记录控制器
- 一种基于NAND Flash的数据记录方法与记录控制器包括:硬件坏块管理方法:发生突发坏块时,无延时跳入下一个已经与匹配好了的有效块继续记录,最后将发生坏块之前页的数据滞后回写到跳入的有效块;硬件均衡方法:擦写操作都接着...
- 任国强徐永刚姚俊张峰李其虎
- 一种实时码率预分配的图像压缩方法及图像压缩装置
- 本发明是一种实时码率预分配的图像压缩方法及图像压缩装置,所述方法是由变换、码率预分配和熵编码组成,变换采用多级整数小波变换以去除原始图像像素之间的相关冗余,利用率失真理论结合变换后图像各个子带对图像重建质量影响重要性原则...
- 任国强李其虎姚俊黄静张峰
- 基于EMIF的高速图像传输系统设计被引量:3
- 2011年
- CCD图像具有分辨率高,数据量大等特点,因此实时采集和传输图像成为难点。在传统采集与传输系统中,首先将采集的图像数据存储到存储介质中,然后再将数据从存储介质中读出进行分析,这种事后的分析不利于现场分析与调试。针对这个缺点,提出一种新的平台,可实时完成数据采集,并将采集的数据通过EMIF接口以约320 MB/s的速度进行传输与显示,这种新的平台具有可靠性高,可移植性强,升级简单,易于工程实现的优点。可作为高速采集与传输系统的参考设计。
- 张峰任国强吴钦章
- 关键词:高分辨率图像采集图像传输EMIF
- 一种实时码率预分配的图像压缩方法及图像压缩装置
- 本发明是一种实时码率预分配的图像压缩方法及图像压缩装置,所述方法是由变换、码率预分配和熵编码组成,变换采用多级整数小波变换以去除原始图像像素之间的相关冗余,利用率失真理论结合变换后图像各个子带对图像重建质量影响重要性原则...
- 任国强李其虎姚俊黄静张峰
- 文献传递
- NAND flash图像记录系统坏块管理关键技术被引量:14
- 2012年
- 提出了NAND flash型高速大容量图像记录系统的高效坏块管理方案。针对坏块表的快速检索和可靠存储问题,提出了基于位索引的坏块信息快速检索结构;为解决坏块快速匹配问题,提出了基于滑动窗口的无效块预匹配机制;对于突发坏块造成写入速度下降问题,提出了滞后回写机制。系统架构全部用硬件方式在FPGA中实现,实验结果表明:检索8个物理块坏块信息仅耗时2个时钟周期;预匹配和正确物理地址生成耗时都为0个时钟周期;突发坏块发生时系统写入速度不受影响,滞后写回在最差情况下耗时也仅22.280 36 ms;系统持续写入速度最大为848.65 MB/s,读取速度为1 265.5 MB/s,擦除速度为9 120.245 MB/s,系统存储容量为160 GB,坏块管理保留容量为8 GB,纠错能力为1 bit/512 B。
- 徐永刚任国强吴钦章张峰
- 关键词:NANDFLASHFPGA
- 一种图像数据的图像处理装置
- 本发明提供一种图像数据的图像处理装置包括:CCD相机、可编程逻辑门阵列、数字信号处理器、数据组合模块和显示模块组成,可编程逻辑门阵列与CCD相机连接,数字信号处理器的输入端与可编程逻辑门阵列的输出端连接,数据组合模块与数...
- 张峰任国强吴勤章姚俊韩文俊
- 文献传递
- 基于NAND Flash的数据记录方法与记录控制器
- 一种基于NAND Flash的数据记录方法与记录控制器包括:硬件坏块管理方法:发生突发坏块时,无延时跳入下一个已经与匹配好了的有效块继续记录,最后将发生坏块之前页的数据滞后回写到跳入的有效块;硬件均衡方法:擦写操作都接着...
- 任国强徐永刚姚俊张峰李其虎
- 文献传递
- 片上PowerPC在VxWorks下的UDP千兆网通信被引量:3
- 2008年
- 利用Virtex4FPGA中内嵌的PowerPC405实现在VxWorks操作系统下千兆网的通信。成功地将Vx-WorksBSP移植到FPGA中内嵌的PowerPC405上,并对VxWorks操作系统进行配置,编写UDP服务器/客户端程序。实测发送、接收数据正确无误,速度达到约300Mb/s。
- 张峰任国强申会民
- 关键词:FPGAVXWORKS
- 一种模糊聚类的快速算法
- 2009年
- 现有模糊聚类算法存在运算量大,速度慢等特点,限制了模糊聚类的运用,在对模糊相似矩阵和模糊等价矩阵的性质研究后,提出了一种模糊聚类的快速算法,以减少运算量,提高运算速度。实验证明,新的算法运算量减少约一半,速度达到传统的模糊聚类算法的2.4倍左右。
- 张峰吴钦章任国强
- 关键词:模糊聚类模糊矩阵
- 基于SATA的高速CCD存储方案设计被引量:6
- 2010年
- 航测图像具有分辨率高、数据量大等特点,为了将高帧频、高分辨率CCD相机的航测图像数据实时存储下来,当前的多PC机并行存储方法,已无法满足实时存储的要求,根据串行硬盘接口SATA协议,在可编程逻辑门阵列FPGA内实现了一种CCD图像数据的高速实时存储方案。此方案可以将数据采集、存储集成在单片FPGA内实现。利用V5FX70系列FPGA中的高速收发器GTX实现了SATA2.6协议,单盘速度可达到94.6MB/s,若将多个盘组成硬盘阵列RAID,可以将CCD数据并行存储到SATA硬盘上。此方案单片FPGA最多可实现16个SATA硬盘接口,具有可高速、实时、稳定、便携等优点。
- 张峰吴钦章任国强
- 关键词:可编程逻辑门阵列硬盘阵列