您的位置: 专家智库 > >

张磊

作品数:2 被引量:2H指数:1
供职机构:湖北大学物理学与电子技术学院更多>>
发文基金:湖北省高等学校省级教学研究项目更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇咬尾卷积码
  • 1篇阵列
  • 1篇数字图像
  • 1篇数字图像边缘...
  • 1篇算子
  • 1篇图像
  • 1篇图像边缘
  • 1篇图像边缘检测
  • 1篇现场可编程
  • 1篇现场可编程逻...
  • 1篇卷积
  • 1篇卷积码
  • 1篇可编程逻辑
  • 1篇可编程逻辑门...
  • 1篇边缘检测
  • 1篇编码器
  • 1篇SOBEL算...
  • 1篇VHDL
  • 1篇VHDL设计
  • 1篇FPGA

机构

  • 2篇湖北大学

作者

  • 2篇杨维明
  • 2篇张磊
  • 2篇李紫怡
  • 1篇吴恙
  • 1篇宗爱华

传媒

  • 1篇通信技术
  • 1篇信息通信

年份

  • 1篇2012
  • 1篇2010
2 条 记 录,以下是 1-2
排序方式:
LTE中咬尾卷积编码器的VHDL设计
2012年
咬尾卷积码编码具有不要求传输任何额外比特的优点,成为LTE通信系统中重要的编码方式。在介绍LTE物理信道结构的基础上,分析了咬尾卷积码编码器的编码原理,设计了咬尾卷积编码器的工作时序,然后基于Quartus-Ⅱ平台对咬尾卷积码编码器进行了VHDL设计,并利用Modelsim进行了波形仿真与验证。结果表明:采用VHDL设计方法实现咬尾卷积码编码具有设计灵活、修改方便的特点,能满足LTE通信系统的编码要求。
李紫怡杨维明吴恙张磊
关键词:咬尾卷积码编码器VHDL
基于Sobel算子的数字图像边缘检测与FPGA实现被引量:2
2010年
数字图象边缘检测通常受到处理器速度的限制,为解决这一问题,论文采用FPGA技术、对基于Sobel算子的数字图象边缘检测进行设计和实现。给出了硬件设计组成原理、主要程序代码设计方法,整个算法使用一片FPGA芯片Xilinx Spartan3 XC3S50-5PQ208设计集成,仿真研究结果表明该芯片能以134MHz的速度运行,通过对1024*1024像素大小的Tena图象实验,在7.8ms内获得了满意的边缘检测结果。
张磊杨维明宗爱华李紫怡
关键词:边缘检测SOBEL算子
共1页<1>
聚类工具0