您的位置: 专家智库 > >

赵佳

作品数:10 被引量:23H指数:3
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:国家自然科学基金上海-AM基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 9篇期刊文章
  • 1篇学位论文

领域

  • 7篇自动化与计算...
  • 6篇电子电信

主题

  • 6篇功耗分析
  • 6篇AES
  • 5篇VLSI实现
  • 5篇AES算法
  • 3篇抗差
  • 3篇功耗
  • 3篇功耗分析攻击
  • 3篇差分
  • 2篇流水线
  • 2篇模乘
  • 2篇可伸缩
  • 2篇VLSI
  • 2篇VLSI设计
  • 2篇差分功耗分析
  • 1篇定制
  • 1篇对称密码
  • 1篇对称密码算法
  • 1篇信息安全
  • 1篇硬件
  • 1篇硬件实现

机构

  • 10篇复旦大学

作者

  • 10篇赵佳
  • 9篇曾晓洋
  • 8篇韩军
  • 3篇陈俊
  • 3篇陆荣华
  • 2篇韩林
  • 1篇汤庭鳌
  • 1篇陈淑玉
  • 1篇王晶
  • 1篇顾叶华
  • 1篇李亮

传媒

  • 4篇小型微型计算...
  • 2篇计算机研究与...
  • 2篇计算机工程
  • 1篇通信学报

年份

  • 1篇2010
  • 3篇2009
  • 1篇2008
  • 5篇2007
10 条 记 录,以下是 1-10
排序方式:
抗差分功耗分析攻击的AES SubByte模块全定制VLSI设计
2009年
基于灵敏放大器逻辑,采用全定制的方法,设计实现一种AES密码算法的SubByte模块.本文的设计能够实现电路的功耗与运算数据及操作顺序的无关性,从而能够有效地防止差分功耗分析攻击.本设计采用SMIC0.18um CMOS工艺,电路工作频率达到83.3MHz,其版图面积约为0.85mm2.因此,本设计可以广泛应用于高度安全性的对称加密运算设备.
李亮韩军曾晓洋赵佳陈淑玉
关键词:全定制差分功耗分析
一种专用指令集安全处理器的架构设计与实现被引量:4
2009年
提出一种专用指令集安全处理器的架构设计和VLSI实现方法,取得了高效的密码运算能力及良好的硬件结构和指令集可扩展性.通过分析对称密码算法和散列算法特点,本文基于低成本RISC结构,提出并行查找表与特殊算术逻辑单元相结合的架构设计方法,并以包含密码学专用指令的指令集与其对应,使密码算法程序代码密度紧凑、执行效率高.本设计可执行SMS4、AES、SHA-1等算法,并提出一种安全存储方法,提高安全处理器系统的抗攻击能力.
韩林韩军曾晓洋陆荣华赵佳
关键词:安全处理器SMS4AESSHA-1
抗旁道攻击的对称密码算法及其硬件实现
随着人们对私密信息的安全性要求的不断提高,各种密码算法正在进入生活的每一个角落。其中的对称密码算法,主要用来进行大量数据的快速加密。现在用途最广的对称密码算法就高级加密标准/(Advanced Encryption St...
赵佳
关键词:AES差分功耗分析信息安全
文献传递
抗差分功耗分析和差分故障分析的AES算法VLSI设计与实现被引量:3
2010年
提出了一种抗差分功耗分析和差分故障分析的AES算法硬件设计与实现方案,该设计主要采用了数据屏蔽和二维奇偶校验方法相结合的防御措施。在保证硬件安全性的前提下,采用将128bit运算分成4次32bit运算、模块复用、优化运算次序等方法降低了硬件实现成本,同时使用3级流水线结构提高了硬件实现的速度和吞吐率。基于以上技术设计的AESIP核不仅具有抗双重旁道攻击的能力,而且拥有合理的硬件成本和运算性能。
韩军曾晓洋赵佳
关键词:VLSI实现
简化的抗零值功耗分析的AES算法及其VLSI实现被引量:1
2007年
提出了一种简化的抗零值差分功耗分析的先进密码算法(AES)及其VLSI实现方案。为了降低抗攻击技术对原有运算单元速度面积的影响,在分析原改进的AES算法的基础上,提出了更为简单的加法性屏蔽算法,并用复用相应模块、优化运算次序等方法实现了以极小的硬件代价获得很高的抗攻击性能。设计采用HHNEC 0.25μm标准CMOS工艺,单元面积约43k等效门。在40MHz工作频率下,128-bit加密的数据吞吐率达到470Mb/s。
赵佳曾晓洋韩军陈俊
关键词:功耗分析AES
集成模乘求逆双重运算的抗攻击RSA协处理器被引量:2
2007年
提出了一种集成模乘求逆双重运算的抗攻击RSA协处理器设计.在设计中引入了指数重编码和双位扫描的方法以提高模幂运算的速度,并采用数据屏蔽和随机重编码的方案来防御功耗分析攻击.基于字串行架构实现了模乘和求逆运算,并提出了相应的可伸缩蒙哥马利模乘算法,使基本运算具有数据通路小、可伸缩性强的特点.在VLSI设计上实现了模乘和求逆运算的硬件复用,大幅度地降低了成本.FPGA验证表明协处理器能够正确地完成所有预定的功能.TSMC0.25um工艺综合结果显示,协处理器的工作频率可达170MHZ,总的规模(包括核心电路与存储单元)约为26K等效门.因此本文RSA协处理器体现了多功能、可伸缩、抗攻击和低成本的综合优势.
韩军曾晓洋陆荣华赵佳汤庭鳌
关键词:模乘求逆可伸缩功耗分析攻击
超低成本的AES算法VLSI实现被引量:4
2007年
提出一种超低成本的先进密码算法(AES)的VLSI实现方案.为了尽量减小硬件开销,将每轮128位的加解密运算分成4次32位运算,以两级流水线结构实现,同时通过模块复用和优化运算次序,特别是提出了一种低成本的密钥扩展结构,以很小的硬件代价获得很高的性能.本设计采用HHNEC0.25um标准CMOS工艺,单元面积仅约12k等效门;在100MHz工作频率下,128位加密的数据吞吐率达到256Mbps.
赵佳曾晓洋韩军陈俊
关键词:AES流水线密钥扩展
一种新型操作数长度可伸缩的模乘器VLSI设计被引量:2
2007年
在改进基于字的Montgomery模乘算法的基础上,通过优化流水线结构缩短关键路径,实现了一种结构优化的模乘器。设计中采用了按字运算的高基Montgomery模乘算法,使该设计具有良好的可扩展性,可以完成任意位数的模乘运算。改进了模乘器的流水线结构,提高了模乘器的工作效率。该设计可以应用于各种高性能且低成本的RSA密码协处理器设计。
顾叶华曾晓洋赵佳陆荣华
关键词:流水线可伸缩VLSI
AES算法的并发错误检测方法及其VLSI实现被引量:1
2009年
提出了一种AES算法的抗差分差错分析的并发错误检测方法——二维奇偶校验方法.与原有的一维奇偶校验方法相比,该方法提供了更为优化的奇偶校验位设置,更重要的是能够同时检测水平和垂直方向上的奇数个错误,在保持了对单个错误的100%的覆盖率的同时,将对多个错误的覆盖率大大提升.由于水平和垂直校验位计算模块可以复用,因此与原有的一维奇偶校验方法相比,该方法增加的硬件开销很小,对硬件实现的关键路径和吞吐率都没有影响,是一种理想的低成本高效率的抗差分差错分析的并发错误检测方法.
赵佳韩军曾晓洋韩林
关键词:高级加密标准
抗差分功耗分析攻击的AES算法的VLSI实现被引量:8
2007年
提出了一种抗差分功耗分析攻击的先进密码算法(AES)的低成本的VLSI实现方案.采用屏蔽(masking)技术来抗差分功耗分析攻击.为了降低抗攻击技术对原有运算单元速度面积的影响,在分析改进的AES算法的基础上,用优化运算次序、复用相应模块、采用复合域计算等方法实现了以极小的硬件代价获得了较高的抗攻击性能.采用HHNEC0.25μm标准CMOS工艺,单元面积约48×103等效门;在70MHz工作频率下,数据吞吐率达到380Mbps.
赵佳曾晓洋韩军王晶陈俊
关键词:功耗分析AES
共1页<1>
聚类工具0