您的位置: 专家智库 > >

薛勃

作品数:3 被引量:11H指数:2
供职机构:上海交通大学电子信息与电气工程学院芯片与系统研究中心更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇模拟器
  • 2篇处理器
  • 1篇硬件
  • 1篇有限域
  • 1篇软硬件
  • 1篇模拟器设计
  • 1篇缓存
  • 1篇高速缓存
  • 1篇SOC集成
  • 1篇S盒
  • 1篇AES
  • 1篇CPU
  • 1篇CPU模拟器
  • 1篇FPGA验证
  • 1篇MIPS32
  • 1篇MIPS处理...
  • 1篇查找表

机构

  • 3篇上海交通大学

作者

  • 3篇薛勃
  • 2篇周玉洁

传媒

  • 1篇计算机工程
  • 1篇信息安全与通...

年份

  • 1篇2009
  • 2篇2007
3 条 记 录,以下是 1-3
排序方式:
AES处理器S盒设计方案比较被引量:1
2007年
S盒(S-BOX)是高级加密标准AES(Advanced Encryption Standard)算法实现的关键模块之一。目前主要有两种实现方案:基于查找表或者基于有限域求解。前者占用了太多的芯片面积资源,而后者时延过长,论文着重介绍了Chih-Chung Lu等提出的一种优化设计方案[2],并用VerilogHDL设计了三种方案。实验表明,在面积大幅度减小的情况下该方案的时延只有少许增加,最后给出了各方案的实验结果和对比数据。
薛勃周玉洁
关键词:AESS盒查找表有限域
32位MIPS处理器研究及其软硬件建模
SOC内部集成的处理器,在设计前端表现为用HDL描述的RTL模型,即IP软核。本文在详细研究32 位MIPS 处理器体系结构的基础之上,分别用C语言和Verilog HDL 对MIPS处理器进行软件建模和硬件建模,设计与...
薛勃
关键词:SOC集成CPU模拟器FPGA验证
文献传递
MIPS32指令集兼容的CPU模拟器设计被引量:6
2009年
描述一个与MIPS32指令集兼容的CPU模拟器设计方案,该方案用C语言描述处理器的硬件行为,模拟CPU指令的执行过程,实现MIPS32除浮点运算指令以外的所有指令,有大小可配的主存储器、指令和数据统一的二相关高速缓存Cache,内置类型可配的分支预测器和ELF文件解析器,并给出设计的应用实例。
薛勃周玉洁
关键词:MIPS处理器模拟器高速缓存
共1页<1>
聚类工具0