您的位置: 专家智库 > >

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 1篇电路
  • 1篇液晶
  • 1篇液晶显示
  • 1篇以太
  • 1篇以太网
  • 1篇阵列
  • 1篇时序控制
  • 1篇时序控制电路
  • 1篇时钟
  • 1篇时钟同步
  • 1篇数据传输
  • 1篇通用无线分组...
  • 1篇全球定位系统
  • 1篇无线
  • 1篇无线分组
  • 1篇无线数据
  • 1篇无线数据传输
  • 1篇现场可编程
  • 1篇现场可编程逻...
  • 1篇线数

机构

  • 3篇浙江大学

作者

  • 3篇陈金龙
  • 2篇韩雁
  • 1篇廉玉平
  • 1篇沈相国
  • 1篇霍明旭
  • 1篇张艳

传媒

  • 2篇杭州电子科技...
  • 1篇传感技术学报

年份

  • 1篇2009
  • 2篇2006
3 条 记 录,以下是 1-3
排序方式:
GPS定位系统的研究与产品试制被引量:2
2006年
该文介绍了一个GPS定位系统的研究与产品试制,其中包括三部分内容,首先介绍了以MCU为核心的手持式客户端定位子系统,然后介绍了用GPRS传输定位数据的方法,最后介绍了在服务器端如何处理显示定位信息。整个系统通过调试,最终到达了定位信息在客户端的简单显示和在服务器端与特定地图结合的复杂显示的目的。
陈金龙沈相国
关键词:全球定位系统通用无线分组业务无线数据传输
基于EPA协议的精确时钟同步方法被引量:7
2009年
工业以太网中通讯链路的不对称性,使得IEEE1588协议中的从时钟偏差计算方法并不适用。本文在EPA(Ether-net for Plant Automation)协议中CSME(Communication Scheduling Management Entity)算法调度的基础上分析了IEEE1588时间同步协议,提出了一种从时钟同步于主时钟的加权修正算法,同时应用晶振频率补偿算法,使得满足了基于EPA协议的工业以太网系统中同步数据采集和控制的实时性要求。采用硬件描述语言(Verilog HDL)和现场可编程逻辑门阵列(FPGA)实现了这种硬件时钟同步方法。该方法解决了传统的基于片上系统(SOC)时钟同步方案中时间戳不稳定、同步精度低等问题。使用Xilinx Spartan3 XC3S1500的FPGA验证了主从时钟的一致性,160ns的标准偏差和50ns的时间偏差平均值的测试结果证明了本文中算法较之协议中原算法的优越性。该方法也为集成现有网卡芯片的系统提供了一种高性价比和高精度的时钟同步解决方案。
张艳韩雁霍明旭陈金龙廉玉平
关键词:EPAIEEE1588工业以太网精确时钟同步现场可编程逻辑门阵列
液晶显示时序控制电路的设计及验证被引量:4
2006年
该文详细介绍了TFT-LCD系统中时序控制芯片的前端设计。围绕着ASIC设计流程详细介绍了时序控制芯片的设计过程,主要涵盖了以下内容:分析需求、确定设计任务;设计系统方案;用Verilog完成系统行为功能的描述并验证;针对上华0.6μm工艺完成综合和前仿真。在综合之前,介绍了用FPGA验证ASIC设计功能的详细流程,并将设计实现到FPGA中,获得了功能测试的详细实验数据。
陈金龙韩雁
关键词:时序控制
共1页<1>
聚类工具0