您的位置: 专家智库 > >

吴小林

作品数:3 被引量:6H指数:1
供职机构:电子科技大学更多>>
发文基金:广东省教育部产学研结合项目更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 1篇电路
  • 1篇电路设计
  • 1篇调谐器
  • 1篇调制
  • 1篇调制器
  • 1篇调制器设计
  • 1篇锁相
  • 1篇锁相环
  • 1篇综合器
  • 1篇网络
  • 1篇网络芯片
  • 1篇小数
  • 1篇芯片
  • 1篇解码
  • 1篇解码模块
  • 1篇光传送
  • 1篇光传送网
  • 1篇编解码
  • 1篇编解码模块
  • 1篇OTN

机构

  • 3篇电子科技大学

作者

  • 3篇吴小林
  • 2篇朱学勇
  • 2篇文光俊

传媒

  • 2篇电视技术

年份

  • 1篇2012
  • 2篇2011
3 条 记 录,以下是 1-3
排序方式:
OTN网络芯片中的编解码模块的设计
随着 Internet的迅速发展以及数据业务的大量增加,使得光传送网(Optical Tranport Network,OTN)朝着超高速、大容量、长距离的趋势发展。而并行总线中的接口数据对齐问题、信号延迟以及串扰等缺陷...
吴小林
关键词:光传送网编解码模块电路设计
文献传递
一种有效的内环AGC电路
2011年
设计了一款应用于移动数字电视调谐器芯片中的数字式内环自动增益控制(Automatic Gain Control,AGC)电路。该控制电路采用的算法有效避免了死循环的问题,并且提高了AGC电路的响应时间。电路设计利用Verilog硬件描述语言进行描述,通过了功能仿真并在FPGA上进行了验证。最终采用TSMC 0.13μm CMOS工艺,完成了电路版图。芯片面积在126μm×106μm,平均功耗在3.876 mW左右。
吴小林朱学勇文光俊
关键词:调谐器
锁相环小数N分频频率综合器中的Sigma-delta调制器设计被引量:6
2011年
介绍了一种应用于小数N分频频率综合器的工作干20MHz的Sigma—delta调制器的设计,采用3个一阶电路级联的MASH1—1—1结构的噪声整形电路。电路设计利用Verilog硬件描述语言进行描述,在modelSimSE6.2b中通过了功能仿真,并在XUPVirtex-IIProFPGA开发板上进行了验证,最终呆用TSMC0.13btmCMOS工艺,完成了电路版图并通过了DRC和LVS验证。芯片面积为180μm×160μm,平均功耗为1.0596~1.0704mW。
吴小林朱学勇文光俊
关键词:SIGMA-DELTA调制器
共1页<1>
聚类工具0