您的位置: 专家智库 > >

王东

作品数:12 被引量:6H指数:1
供职机构:华中师范大学物理科学与技术学院更多>>
发文基金:国家自然科学基金教育部重点实验室开放基金国家重点基础研究发展计划更多>>
相关领域:电子电信自动化与计算机技术医药卫生理学更多>>

文献类型

  • 10篇期刊文章
  • 1篇学位论文
  • 1篇会议论文

领域

  • 8篇电子电信
  • 2篇自动化与计算...
  • 1篇医药卫生
  • 1篇理学

主题

  • 4篇FPGA
  • 3篇电路
  • 2篇基于FPGA
  • 2篇集成电路
  • 2篇APD
  • 2篇处理器
  • 2篇ALICE
  • 1篇单粒子
  • 1篇单粒子翻转
  • 1篇低功耗
  • 1篇电磁量能器
  • 1篇电路设计
  • 1篇阵列
  • 1篇容错
  • 1篇冗余
  • 1篇三模冗余
  • 1篇射线
  • 1篇探测器
  • 1篇能量分辨率
  • 1篇转换器

机构

  • 12篇华中师范大学
  • 1篇湖北工业大学

作者

  • 12篇王东
  • 6篇周代翠
  • 6篇黄光明
  • 6篇张凡
  • 3篇王辉
  • 1篇宋子轩
  • 1篇冯伟

传媒

  • 6篇核电子学与探...
  • 2篇电子设计工程
  • 1篇国外电子元器...
  • 1篇原子核物理评...

年份

  • 1篇2023
  • 2篇2022
  • 1篇2021
  • 1篇2018
  • 1篇2015
  • 1篇2013
  • 1篇2011
  • 1篇2009
  • 3篇2008
12 条 记 录,以下是 1-10
排序方式:
ALICE//PHOS前端电子学系统BC设计及性能研究
随着高能物理实验中粒子能量的不断提高,粒子探测器规模的逐渐增大,实验数据量和数据传输速度也愈来愈高。同时随着新技术的不断发展,高分辨率的探测对于高能物理实验具有重要的意义。前端电子学系统用于对粒子经探测器产生的高速信号进...
王东
关键词:FPGA
文献传递
可综合FPGA SEU容错方法研究
2022年
FPGA由于其具有强大的并行计算能力、可重定制、开发周期短等优点被广泛应用于各种电子系统中。近些年来,学术界提出一种基于标准单元库工艺的可综合FPGA架构,使用门电路和触发器对FPGA内部的配置存储器和可编程资源进行建模,使用Verilog进行寄存器传输级描述,极大地缩短了芯片的开发周期,这种架构可以很容易地被移植到不同芯片制作工艺中。为了对可综合FPGA中的配置触发器进行SEU加固,提出了一种新颖的触发器容错方法,该方法通过对每一个配置触发器进行三模冗余设计来降低单粒子翻转对电路功能的影响,采用纠错电路来检测和恢复单粒子翻转的比特,因而能够实时纠正配置电路的状态。该方法将三模冗余和实时纠错相结合,极大地提高了电路的抗辐射能力和自我恢复能力,同时采用寄存器传输级硬件设计方法,使电路具有可综合的特点,在可综合FPGA中具有重要的应用价值。
沈凡王东蒲恩强方倪徐德利王辉龚祺
关键词:三模冗余单粒子翻转
芯片抗辐照能力测试系统的设计与实现
航空航天和高能物理实验的不断发展,对芯片的抗辐照能力提出了更高的要求。因此,如何精确的测量集成电路内部微结构电路的抗辐照能力,是必须考虑的问题。鉴于此,本文研制了一套能精确测试芯片抗辐照能力的系统。本文主要介绍该系统的硬...
杜文王东沈凡
关键词:集成电路抗辐照MAPS
文献传递
前端电子学系统板的故障定位研究
2009年
因为最新研发的250块ALICE/PHOS前端电子学FEE系统板的部分器件在无铅焊接中被部分或完全损坏。为了不影响FEE系统性能,准确定位FFE系统板上与FPGA相关的故障,在对ACEX系列FPGA的配置机制进行深入研究的基础上找到了一种定位FEE系统板故障点的方法。文章着重研究了多器件的JTAG配置、基于EPC系列配置器件的PS配置和FPGA的自动重配置等问题。FEE系统板的大量测试和维修结果证明,该定位方法能准确、快速地定位FEE系统板上与FPGA器件相关的故障点。
张凡王东黄光明周代翠
关键词:故障定位
前端电子学系统电流监测电路误差分析被引量:1
2013年
对ALICE/PHOS前端电子学(FEE)系统电流监测电路测试结果进行了统计分析。分析结果表明,不同的FEE板电流监测电路测量结果存在比较大的离散性,而这为电流门限的设置带来了很大的困难。为此,对FEE电流监测电路作了详细的分析,通过定量分析被测电流对采样电阻阻值的灵敏度,找出了此前电流测量结果离散性比较大的根本原因,并提出了改进方法。
张凡王东黄光明周代翠
关键词:灵敏度
用于像素阵列扫描控制的低功耗RISCV处理器
2022年
在高能物理实验中,需要在探测器范围内准确测量粒子的时间和位置信息,因此需要大型像素阵列。当像素探测器在有限的区域内形成统一的模块时,多控制器互连和像素阵列的控制将变得复杂。文中提出了一种可重构的数字读出系统来克服这个问题。处理器包括三部分:核心模块、通信接口和像素扫描阵列。处理器的核心模块是基于RISCV指令集的低功耗CPU;通信接口能够在核心控制器之间进行数据交换和程序烧录;像素扫描阵列支持256×256像素点,并且扫描面积和像素阈值可以根据不同情况下的要求进行配置。该原型已成功建立并通过仿真验证,130 nm工艺下处理器面积为7.68 mm^(2),在40 MHz频率下的动态功耗为53.0249 mW。
方倪徐德利王东沈凡龚祺
关键词:集成电路核间通信
基于PbWO4晶体电磁量能器的APD校准研究
2011年
电磁量能器通道增益的一致性好坏直接决定了其能量分辨率的优劣。雪崩光电二极管APD的增益对环境温度和外加偏压具有很强的依赖性,它是电磁量能器中唯一可以通过在线改变偏置电压调节通道增益的器件。因此,电磁量能器的在线校准主要是各个通道APD增益的校准。着重研究了基于PbWO4晶体的电磁量能器APD增益校准的方法,测量了相同温度下APD增益随偏置电压的变化曲线,比较了两种不同型号APD的增益离散性,给出了测试结果,并对测试结果进行了深入分析。
王东张凡黄光明周代翠
关键词:APD校准电磁量能器
硅像素探测器高速浮点运算数据处理器设计
2021年
为满足像素探测器数据处理的需求,设计了一款数据处理器。该处理器采用高速浮点计算,满足大部分常用的数据计算需求,定制的硬件计算单元可大幅缩短计算时间。自定义指令集和编译器,使用编译器分担部分处理器的硬件功能,简化硬件设计。FPGA原型验证通过处理十组数据与电脑计算的结果进行对比,平均值计算误差0.0013%,均方根误差4.15%。测试结果表明:该处理器可实时处理数据,减小传输数据量,简化前端电子学,能适应不同的应用需求。
徐德利王东方倪沈凡王辉龚祺杨远康周世强周卓隗彦伟
关键词:处理器FPGA编译器
基于FPGA的光电倍增管APD偏压控制电路设计被引量:3
2008年
为了减小光子谱仪PHOS中信号通道增益的离散性,需要调整光电倍增管APD的偏压来补偿系统中的以下几个方面:APD增益的宽离散性、前置放大器增益的离散性和钨酸铅晶体光产额的离散性等。因此,设计了基于FPGA的APD偏压控制电路。该控制电路通过FPGA对10-bit DAC进行控制,使输出高压的调节范围达到210V~400V,调节精度达到0.2V/bit。文中具体介绍了APD偏压控制电路的设计思路,给出了测试结果,并对测试结果进行了深入的分析。
王东张凡黄光明周代翠
关键词:APDFPGA
ALICE/PHOS前端电子学板基线漂移和能量分辨率研究
2015年
ALICE/PHOS实验控制单元由RCU升级为SRU,实现更稳定的远距离点对点控制读出以及每块前端电子学板20MB/s的读出速率。结合新研制生产的90块前端电子学板在SRU系统下的测试结果,着重分析了SRU读出控制方式以及电子学板信号链路的测试结果,评估了基线漂移的影响并由大量测试结果表明,现行设计的前端电子学板满足电子噪声小于5MeV的能量分辨率要求。
冯伟宋子轩王东张凡周代翠黄光明
关键词:SRU能量分辨率
共2页<12>
聚类工具0