您的位置: 专家智库 > >

陈俊锐

作品数:5 被引量:0H指数:0
供职机构:中山大学更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 4篇专利
  • 1篇期刊文章

领域

  • 2篇自动化与计算...
  • 1篇电子电信

主题

  • 4篇存储器
  • 3篇总线
  • 2篇读写
  • 2篇读写操作
  • 2篇总线规范
  • 2篇总线接口
  • 2篇外部存储器
  • 2篇外存
  • 2篇外存储器
  • 2篇系统功耗
  • 2篇写操作
  • 2篇内存
  • 2篇内存管理
  • 2篇内存管理单元
  • 2篇接口
  • 2篇控制器
  • 2篇缓存
  • 2篇缓存系统
  • 2篇功耗
  • 2篇管理单元

机构

  • 5篇中山大学

作者

  • 5篇陈弟虎
  • 5篇陈俊锐
  • 2篇叶靖文
  • 2篇郑洪滨
  • 2篇粟涛

传媒

  • 1篇微计算机信息

年份

  • 2篇2014
  • 3篇2012
5 条 记 录,以下是 1-5
排序方式:
基于AMBA与WISHBONE的SoC总线桥KBar控制器的设计
2012年
本文介绍了一种基于AMBA与WISHBONE的多总线SOC接口—KBar控制器的设计方案。本文提出了一种全新的SOC架构,并使用硬件描述语言实现了此架构中一个中枢系统SOC Bridge—KBar控制器(下文简称KBar)。KBar不仅实现了把SOC中的CPU与外围模块,片外Memory模块连接起来组成一个完整的SOC系统的功能,而且能成功实现对片外Memory(NOR FLASH和SDRAM)的访问。该控制器在Altera QuartusⅡ9.0下,利用CycloneⅢ EP3C25F324C8 FPGA成功综合,并得到了验证。
陈俊锐陈弟虎
关键词:AMBAWISHBONESOCKBARFPGA
一种指令缓存系统及其取指方法
本发明公开了一种指令缓存系统及其取指方法。该指令缓存系统包括微处理器、系统控制协处理器、内存管理单元(MMU),MMU通过总线与内存或外部存储器建立连接,该系统中还设有零级缓存(L0)和一级缓存(L1),L0包括两个存储...
陈弟虎粟涛叶靖文陈俊锐
一种指令缓存系统及其取指方法
本发明公开了一种指令缓存系统及其取指方法。该指令缓存系统包括微处理器、系统控制协处理器、内存管理单元(MMU),MMU通过总线与内存或外部存储器建立连接,该系统中还设有零级缓存(L0)和一级缓存(L1),L0包括两个存储...
陈弟虎粟涛叶靖文陈俊锐
文献传递
一种多总线桥控制器及其实现方法
本发明公开了一种多总线桥控制器及其实现方法,该控制器包括总线接口、仲裁单元以及片外存储器控制单元。该控制器的实现方法是检测是否有来自总线接口的读写操作请求,若没有,继续检测,反之,直接响应或进行仲裁后响应,然后使能相应标...
陈弟虎郑洪滨陈俊锐
文献传递
一种多总线桥控制器及其实现方法
本发明公开了一种多总线桥控制器及其实现方法,该控制器包括总线接口、仲裁单元以及片外存储器控制单元。该控制器的实现方法是检测是否有来自总线接口的读写操作请求,若没有,继续检测,反之,直接响应或进行仲裁后响应,然后使能相应标...
陈弟虎郑洪滨陈俊锐
共1页<1>
聚类工具0