您的位置: 专家智库 > >

刘欢

作品数:6 被引量:17H指数:3
供职机构:电子科技大学更多>>
发文基金:国家自然科学基金四川省应用基础研究计划项目更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 4篇电子电信
  • 2篇自动化与计算...

主题

  • 3篇可重构
  • 2篇FPGA
  • 1篇电路
  • 1篇调制结构
  • 1篇动态可重构
  • 1篇数字锁相
  • 1篇数字锁相环
  • 1篇锁相
  • 1篇锁相环
  • 1篇全数字
  • 1篇全数字锁相环
  • 1篇专用集成电路
  • 1篇转换器
  • 1篇伪随机
  • 1篇伪随机序列
  • 1篇滤波器
  • 1篇接口
  • 1篇接口转换
  • 1篇接口转换器
  • 1篇基于FPGA

机构

  • 6篇电子科技大学

作者

  • 6篇刘欢
  • 3篇李广军
  • 3篇潘伟
  • 2篇李兴明
  • 1篇郭志勇
  • 1篇赵建明
  • 1篇王学科

传媒

  • 2篇微电子学与计...
  • 2篇现代传输
  • 1篇微电子学
  • 1篇现代电子技术

年份

  • 1篇2010
  • 3篇2009
  • 2篇2008
6 条 记 录,以下是 1-6
排序方式:
基于动态可重构的FFT处理器的设计与实现被引量:5
2009年
提出了一种基于局部动态可重构(DPR)的新型可重构FFT处理器。相比传统的FFT设计,该设计方法在重构时间上得到了很大改进,同时,处理器能够动态地添加或移除重构单元。采用新颖的FFT控制算法,使得可重构部分面积很小。该处理器结构在Xilinx Viirtex2p系列FPGA上进行了综合及后仿真。较之Xilinx IPcore,其运算效率明显提高,而且还实现了IP核所不具备的动态可重构性。
潘伟刘欢李广军
关键词:FFT处理器FPGA
一种用于D类放大器的高阶单比特的SDM调制结构的实现被引量:1
2008年
在介绍∑-Δ调制的基本原理基础上,重点设计出一种调制器结构,其特性适用于D类功放。分析了该电路结构特性对电路模块设计的影响,给出了电路模块的设计原则和指标。该结构最终测试结果为动态范围100 dB,信噪比90 dB,翻转频率400 kHz,总谐波失真0.008 4%。最后得到结论:在48 kHz,44.1 kHz采样率下该设计功能达到了预期效果,足以满足D类放大器应用。
刘欢赵建明胡兴微
关键词:D类放大器
基于FPGA的高清视频接口转换器的设计与实现被引量:6
2010年
本文提出了一种适用于高清视频接口转换的解决方案,实现高清视频接口HD-SDI到HDMI的转换。本课题实现了高清视频接口转换的硬件方案和所用芯片驱动设计,并使用VHDL语言在FPGA上实现信号格式转换以及HD-SDI接口芯片到HDMI接口芯片的适配。
刘欢李兴明王学科
关键词:HDMI高清视频
一种基于CSD架构的新型高速可重构滤波器被引量:2
2009年
提出了一种新型的基于CSD粗粒度的高速可重构滤波器结构.该结构采用了一种新的优先级译码数据选择方案,使得滤波器不但具有可重构特性,同时大大降低了重构电路的复杂度.通过改进加法结构减小关键路径延时,提高了系统工作频率.芯片核面积5.4mm×5.6mm,系统的最高工作频率为131MHz.
刘欢潘伟李广军郭志勇
关键词:FIR滤波器可重构CSD编码专用集成电路
基于FPGA的高性能全数字锁相环设计与实现
2009年
本文提出了一种适用范围广泛的全数字锁相环(ADPLL)实现方法,在锁相环输入频率未知的情况下,实现锁相锁频功能。本文从全数字锁相环的基本实现方式入手,进行改进,并使用VHDL语言建模,使用FPGA进行验证。
刘欢李兴明
一种新型高速低成本可重构FFT处理器结构被引量:3
2008年
文中提出了一种基于FPGA的高速可重构FFT处理器结构.该结构采用精简控制算法[1]可针对从32点到1024点等不同点数数字信号进行FFT处理,并且在Xilinx公司Virtex2p系列FPGA上进行了综合及后仿真.结果表明该可重构结构相比Xilinx IP core而言资源占用减少16%~21%(slice),最高时钟频率提高了10%~30%,输入输出延时减少了56~116个时钟周期,运算效率明显提高,而功耗相当.可适用于低成本高速数字信号处理系统.
潘伟刘欢李广军
关键词:可重构FFTFPGA
共1页<1>
聚类工具0