您的位置: 专家智库 > >

王伟平

作品数:2 被引量:2H指数:1
供职机构:上海大学更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇电路
  • 1篇电路设计
  • 1篇多核
  • 1篇异构
  • 1篇异构多核
  • 1篇中跨
  • 1篇时钟
  • 1篇静态时序分析
  • 1篇集成电路
  • 1篇集成电路设计
  • 1篇分析技术
  • 1篇AMBA
  • 1篇FIFO

机构

  • 2篇上海大学

作者

  • 2篇胡越黎
  • 2篇胡云生
  • 2篇王伟平
  • 1篇杨文荣

传媒

  • 2篇计算机测量与...

年份

  • 1篇2017
  • 1篇2015
2 条 记 录,以下是 1-2
排序方式:
16nm工艺下的新一代静态时序分析技术SOCV被引量:2
2017年
工艺偏差在更加先进的工艺节点上别的尤为重要;最初使用工艺偏差方法学(on-chip variation,OCV)使用一个系数因子在整条时序路径上放大缩小来模仿工艺变化,这种方法学过于悲观;先进的片上误差方法学(advanced ocv,AOCV)可以在不同的时序路径上不同的逻辑深度添加不同的系数因子来模拟工艺误差;但是这种方法学分析的时间太长,消耗的内存太多,并且分析的场景出现的概率很低;介绍一种在16nm下最新的一代时序分析技术-统计学片上误差分析(statistic ocv,SOCV);SOCV能够模拟某种误差使得延时出现的概率,因此SOCV较AOCV更为准确,能够去除部分特别悲观和特别乐观的场景;SOCV耗时明显要低于AOCV,因此SOCV能加快sign-off的时间。
胡云生胡越黎王伟平承文龙杨晔晨
关键词:静态时序分析
基于异构多核系统中跨时钟域的解决方案
2015年
随着集成电路的集成度与性能的不断发展,芯片的功耗问题已经变的十分严重,功耗带来的挑战日益突出;异构多核动态调频架构是目前研究低功耗的主流方向;SOC系统当中同一时刻只有一个处理器能够控制总线,其它处理器则处于等待状态,异构多核动态调频架构能够通过降低不控制总线的处理器频率来达到降低功耗的目的;异构多核领域的处理器和总线跨时钟域解决方案,可以运用在异构多核动态调频(DFS)架构当中;目前手持终端设备越来越强调功耗的重要性,因此异构多核领域的处理器和总线跨时钟域解决方案将有非常好的应用前景;该方案通过在处理器和AMBA总线之间添加FIFO以及一些复杂的算法,达到消除亚稳态和正常通信的目的;最终,通过仿真发现任意调节处理器的工作频率都能满足传输协议;证明该方案能在异构多核动态调频架构中运用。
王伟平胡越黎杨文荣胡云生诸安骥
关键词:集成电路设计AMBA异构多核FIFO
共1页<1>
聚类工具0