尤帅
- 作品数:5 被引量:2H指数:1
- 供职机构:电子科技大学更多>>
- 发文基金:国家教育部博士点基金中央高校基本科研业务费专项资金国家自然科学基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 一种基于线性增强TDC的ADPLL设计被引量:2
- 2015年
- 锁相环作为片内高速时钟的提供者,在现代电路中至关重要。提出了一种全数字锁相环的设计方案,输出频率为250 MHz,锁定时间为2μs,峰峰抖动为76ps,与传统锁相环相比,具有面积小、功耗低、可移植性好、抗干扰能力强等优点。时间数字转换器(TDC)是全数字锁相环的重要组成部分,采用线性增强算法后,与现有TDC相比,具有动态范围大、分辨率高等特点,且大大减小了积分非线性。
- 徐洪闪甘武兵甄少伟尤帅张波
- 关键词:鉴相器数字滤波器数控振荡器
- 一种用于TDC的亚稳态消除电路
- 本发明属于电子电路技术领域,具体的说涉及一种用于TDC的亚稳态消除电路。本发明的电路主要结构由第一上升沿D触发器、第二上升沿D触发器、第三上升沿D触发器、第一下降沿D触发器和第二下降沿D触发器构成;第一上升沿D触发器的D...
- 甄少伟刘俐宏尤帅艾国润罗萍贺雅娟张波
- 文献传递
- 一种带有亚稳态消除电路的TDC设计方案
- 2016年
- 时间间隔测量技术在原子物理、激光测距、定位定时等方面有着重要的应用,因此,高精度的时间数字转换电路TDC(Time-to-Digital Converter)在科学研究和工程实践中扮演着重要的角色;本次提出的TDC设计方案功耗为400μW,工作在512MHz,实现了250 ps的测量精度和1μs的测量范围,但是TDC在进行时间间隔测量量化时往往受到亚稳态制约。通过加入相位判断逻辑,TDC的积分非线性降低到0.25 LSB,而差分非线性降低到了0.5 LSB,可以完全消除TDC量化时间间隔时遇到的亚稳态问题。
- 尤帅艾国润刘俐宏杨赟秀袁菲甄少伟贺雅娟罗萍
- 一种高线性度的多通道全数字TDC设计
- 在工程应用中,定时定位、雷达成像和激光测距一直都是热门的研究课题,而高精度的时间间隔测量技术是该研究课题中的的核心部分,所以研究高精度的时间间隔测量技术有着重要的意义。一般而言,完成时间间隔测量的主要工程技术手段是设计出...
- 尤帅
- 关键词:延迟锁相环数字集成电路
- 一种用于TDC的亚稳态消除电路
- 本发明属于电子电路技术领域,具体的说涉及一种用于TDC的亚稳态消除电路。本发明的电路主要结构由第一上升沿D触发器、第二上升沿D触发器、第三上升沿D触发器、第一下降沿D触发器和第二下降沿D触发器构成;第一上升沿D触发器的D...
- 甄少伟刘俐宏尤帅艾国润罗萍贺雅娟张波