您的位置: 专家智库 > >

苗鑫

作品数:2 被引量:0H指数:0
供职机构:南京师范大学物理科学与技术学院更多>>
发文基金:江苏省高校自然科学研究项目国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇信息隐藏
  • 1篇信息隐藏方法
  • 1篇硬件
  • 1篇硬件实现
  • 1篇正交矩
  • 1篇正交矩阵
  • 1篇矩阵
  • 1篇RS
  • 1篇VERILO...
  • 1篇CYCLON...

机构

  • 2篇南京师范大学

作者

  • 2篇邓攀
  • 2篇苗鑫
  • 1篇殷奕
  • 1篇殷奎喜
  • 1篇张晶如
  • 1篇唐燕

传媒

  • 1篇南京师范大学...
  • 1篇电子设计工程

年份

  • 1篇2013
  • 1篇2012
2 条 记 录,以下是 1-2
排序方式:
基于CycloneⅢ构成的RS编码系统
2012年
本文采用Altera公司的FPGA器件Cyclone Ⅲ系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus Ⅱ 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信系统中和保密系统中。R-S(255,223)码能够检测32字节长度和纠错16字节长度的连续数据错误信息。
苗鑫邓攀殷奎喜
关键词:VERILOG_HDL
一种新型的信息隐藏方法及其硬件实现
2013年
提出了一种基于规范类正交矩阵的信息隐藏及提取电路的设计与FPGA实现.利用基于构造矩阵的查找算法和克罗内克积扩展,实现规范类正交矩阵快速构造;隐秘数据经过规范类正交矩阵编码后,具备线性性质,修正相关检测后的判决输入数据,实现隐秘数据的提取;鉴于多媒体数据处理的速度和嵌入隐秘信息的效率要求,采取了使用FPGA实现基于规范类正交矩阵的信息隐藏及提取电路的设计方案.结果表明,该装置电路结构简单,能够满足多媒体数据实时处理的要求;在发送端,隐秘信息被快速嵌入到载体数据流中;在接收端,通过生成相同的规范类正交矩阵,分别将载体信息和隐藏信息准确地提取出来.
邓攀苗鑫张晶如殷奕唐燕
关键词:信息隐藏
共1页<1>
聚类工具0