您的位置: 专家智库 > >

顾叶华

作品数:10 被引量:12H指数:2
供职机构:复旦大学更多>>
发文基金:上海-AM基金国家自然科学基金上海市科委重大科技攻关项目更多>>
相关领域:自动化与计算机技术电子电信政治法律更多>>

文献类型

  • 7篇期刊文章
  • 2篇专利
  • 1篇学位论文

领域

  • 7篇自动化与计算...
  • 4篇电子电信
  • 1篇政治法律

主题

  • 3篇嵌入式
  • 3篇嵌入式CPU
  • 3篇VLSI
  • 3篇AMBA
  • 2篇数据宽度
  • 2篇数字版权
  • 2篇数字版权保护
  • 2篇总线
  • 2篇外围接口
  • 2篇外围接口电路
  • 2篇模乘
  • 2篇接口
  • 2篇接口电路
  • 2篇控制模块
  • 2篇版权保护
  • 2篇OMA
  • 2篇VLSI设计
  • 1篇信息安全
  • 1篇移动通信
  • 1篇移动通信终端

机构

  • 10篇复旦大学

作者

  • 10篇顾叶华
  • 9篇曾晓洋
  • 6篇韩军
  • 3篇陈俊
  • 3篇王晶
  • 2篇吴敏
  • 2篇麻永新
  • 2篇陆荣华
  • 1篇麦浪
  • 1篇孙承绶
  • 1篇李庆
  • 1篇邓运松
  • 1篇张章
  • 1篇赵佳

传媒

  • 3篇小型微型计算...
  • 2篇计算机工程与...
  • 1篇计算机研究与...
  • 1篇计算机工程

年份

  • 1篇2008
  • 6篇2007
  • 3篇2006
10 条 记 录,以下是 1-10
排序方式:
8位嵌入式CPU的AMBA^(TM) wrapper设计被引量:1
2006年
论文提出了一种针对8位嵌入式CPU的AMBATMwrapper设计方法。加上wrapper后的CPU仍采用原指令系统,可以直接替换基于AMBATM总线SoC平台上的32位CPU,而无需对其它硬件作相应的改动,从而大大缩短了设计时间,提高了IP复用的效率。在性能上,相当于同类8位嵌入式CPU的处理速度,但面积和成本远小于32位的微处理器,因而具有较好的应用前景。
顾叶华曾晓洋韩军
关键词:SOCWRAPPERIP复用嵌入式CPU
高速Viterbi译码器的VLSI设计与实现被引量:2
2007年
在优化结构的基础上,实现了一种回溯长度为64的(2,1,7)高速Viterbi译码器.该译码器采用改进的加比选单元(ACS),降低了硬件复杂度,提高了时钟运行频率.改进的回溯单元采用了分块循环存储器,对数据读取结构进行改进,提高了译码器的数据吞吐率.基于SMIC0.18μmCMOS工艺,该译码器最高工作时钟频率可达180MHz,等效逻辑门约为28683门.经过验证比较,结果表明实现的高速Viterbi译码器在各个指标上如实现面积、回溯长度和约束长度比现有的各种方案有较大幅度的提高,因此该译码器在数字通信领域具有良好的应用前景如DTV和HDTV.
李庆邓运松曾晓洋顾叶华
关键词:维特比译码器HDTV
OMA DRM 2数字版权保护终端系统的SoC设计方案及其VL-SI实现被引量:1
2007年
根据OMADRM2标准提出了一种适用于移动通信终端的数字版权保护SoC设计方案,并在Altera的Stratix EP1S80B956C6 FPGA开发板上获得验证.该方案针对实际应用进行了合理的软硬件划分.其硬件结构基于AMBATM总线,包括一个32位RISCCPU,一个可以执行RSA、AES和SHA-1运算的DRMAgent硬件加速器,一个高性能的真随机数发生器和一系列的接口.基于SMIC0.25μm标准CMOS工艺,本设计可以工作在76MHz的频率下,面积约为120Kgates,适合低成本应用.此外,本设计增加了存储器保护电路来提高平台的安全性,采用门控时钟的方法降低功耗,具有良好的应用前景.
顾叶华曾晓洋韩军麻永新陈俊王晶
关键词:OMADRMAESSHA-1数字版权保护
基为4的可扩展模乘运算器设计
2006年
基于基为4的Montgomery模乘算法和改进的流水线组织结构,文章提出了一种结构优化的可扩展模乘运算器结构。设计中采用了按字运算的模乘算法,使本设计具有很好的可扩展性,它可以完成任意位数的模乘运算。同时,因为模乘运算器的运算数据通路采用多级处理单元的流水线结构,所以设计时可以很方便进行配置,以达到模乘运算器硬件成本和运算性能的折衷。分析结果显示,文章提出的模乘运算器结构具有很高的效率和很好的可扩展性。
麻永新曾晓洋顾叶华孙承绶
关键词:模乘运算
低硬件成本的高性能Hash算法加速器VLSI设计被引量:2
2007年
本文基于安全Hash算法(SHA-1),提出了一种结构优化的SHA-1硬件加速器.本设计通过改进数据通路,加快了运算单元的速度;同时,采用动态操作数生成的方法,节约了硬件资源.设计采用SMIC0.25μm CMOS工艺综合,其核心电路(core)等效门为16.8k;在86MHz的工作频率下,其数据吞吐率达1.07Gbps.分析结果显示,该硬件加速器具备低成本和高性能的特点,适用于PDA、智能手机等面积受限的移动设备,具有良好的应用前景.
顾叶华曾晓洋韩军张章
关键词:VLSI
OMA DRM2数字版保护SoC平台关键技术及其应用研究
随着移动电话的普及,通信网络已成为传播数据的重要渠道。为保护移动终端中的重要数据,由350多家移动通信厂商联合推出了数字版权保护标准OMADRM2(Open Mobile Alliance,Digital Rights ...
顾叶华
关键词:数字版权保护SOC平台移动通信终端信息安全
专用指令集安全处理器设计与VLSI实现被引量:3
2007年
专用指令集处理器(ASIP)结合了ASIC协处理器的高效性与通用处理器的灵活性,在信息安全领域具有广泛的应用前景.本文针对RSA/ECC密码算法,提出了一种专用指令集安全处理器的设计与VLSI实现方案.本文的ASIP基于32位RISC架构,通过采用专用的指令集和特殊的运算单元,以较小的软硬件代价实现了密码算法的高效运算.本设计采用TSMC0.25μm标准CMOS工艺综合,核心电路等效门为28K,最高时钟频率可达到150MHz,完成一次1024位RSA算法仅需200毫秒.
陆荣华曾晓洋韩军顾叶华麦浪
关键词:专用指令集处理器RISCECC
8位嵌入式CPU的AMBA<Sup>TM</Sup>外围接口电路
本发明属于集成电路技术领域,具体为一种针对8位嵌入式CPU的AMBA<Sup>TM</Sup>外围接口电路。该外围接口电路由总线状态机、时钟控制模块、数据控制模块、地址控制模块经电路连接组成。在总线状态机控制下,数据、地...
曾晓洋顾叶华韩军吴敏陈俊王晶
文献传递
8位嵌入式CPU的AMBA<Sup>TM</Sup>外围接口电路
本发明属于集成电路技术领域,具体为一种针对8位嵌入式CPU的AMBA<Sup>TM</Sup>外围接口电路。该外围接口电路由总线状态机、时钟控制模块、数据控制模块、地址控制模块经电路连接组成。在总线状态机控制下,数据、地...
曾晓洋顾叶华韩军吴敏陈俊王晶
文献传递
一种新型操作数长度可伸缩的模乘器VLSI设计被引量:2
2007年
在改进基于字的Montgomery模乘算法的基础上,通过优化流水线结构缩短关键路径,实现了一种结构优化的模乘器。设计中采用了按字运算的高基Montgomery模乘算法,使该设计具有良好的可扩展性,可以完成任意位数的模乘运算。改进了模乘器的流水线结构,提高了模乘器的工作效率。该设计可以应用于各种高性能且低成本的RSA密码协处理器设计。
顾叶华曾晓洋赵佳陆荣华
关键词:流水线可伸缩VLSI
共1页<1>
聚类工具0