您的位置: 专家智库 > >

陈洋

作品数:7 被引量:0H指数:0
供职机构:中国科学院计算技术研究所更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇专利
  • 2篇期刊文章
  • 1篇科技成果

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇基带
  • 3篇基带处理
  • 3篇编译器
  • 2篇代码
  • 2篇源代码
  • 2篇数据记录
  • 2篇数字基带
  • 2篇数字基带处理...
  • 2篇通信
  • 2篇外设
  • 2篇无线
  • 2篇无线通信
  • 2篇母板
  • 2篇开销
  • 2篇控制模块
  • 2篇宽带
  • 2篇宽带无线
  • 2篇宽带无线通信
  • 2篇基带处理器
  • 2篇加速器

机构

  • 7篇中国科学院
  • 2篇根特大学
  • 2篇中国科学院大...
  • 2篇国家信息及自...
  • 1篇北京中科晶上...

作者

  • 7篇陈洋
  • 3篇石晶林
  • 2篇王秋菊
  • 2篇李辉
  • 2篇马英矫
  • 2篇史岗
  • 2篇任为
  • 2篇韩娟
  • 2篇高明晋
  • 2篇吴承勇
  • 1篇吴承勇
  • 1篇周一青
  • 1篇张兆庆
  • 1篇邢明杰
  • 1篇李恒杰
  • 1篇衷璐洁
  • 1篇杨喜宁

传媒

  • 2篇高技术通讯

年份

  • 2篇2023
  • 1篇2015
  • 2篇2014
  • 2篇2012
7 条 记 录,以下是 1-7
排序方式:
一种用于宽带无线通信数字基带处理器的原型验证平台
本发明提供一种用于宽带无线通信数字基带处理器的原型验证平台,其特征在于,包括:母板、安装在所述母板上的FPGA,以及安装在所述母板上与所述FPGA各端口连接的程序运行存储器、JTAG接口模块、TBU模块、AP INF模块...
石晶林高明晋韩娟史岗马英矫李辉王秋菊任为陈洋
文献传递
一种在线迭代编译的优化方法和优化系统
本发明公开一种在线迭代编译的优化方法及优化系统,该优化方法包括如下步骤:步骤100,控制模块将相应程序的源代码或是编译器进一步优化的中间表示的形式发送到工作模块,并在所述程序并行处理存于工作模块的数据记录的过程中,预测处...
陈洋房双德吴承勇奥里维·特曼利文·艾可霍特
文献传递
基于多版本技术的自适应编译优化方法研究
吴承勇陈洋张兆庆邢明杰李恒杰衷璐洁
传统的编译技术依赖于对微体系结构和程序特征的静态建模来帮助决定对程序进行何种优化、以何种顺序进行优化、以及优化的具体参数。然而随着硬件平台和应用程序日趋复杂(包括输入的多样化和复杂化),这种建模与分析的方法变得难以为继,...
关键词:
关键词:编译器
基于数据面加速器的工业5G协议处理架构研究
2023年
伴随5G标准的不断演进和商用网络的规模部署,5G已成为引领我国智能制造高质量发展的新引擎。与此同时,以高带宽、高频次小包通信为特征的工业应用也对5G终端基带芯片协议处理提出了挑战。本文提出一种以数据面加速器(DPA)为核心的高性能软硬件协同5G协议处理架构,该架构将异构芯片计算资源与协议处理功能进行了合理映射,并通过并行化设计大幅提升5G用户面数据处理性能。实验结果表明,相比纯软件的实现方案本文提出的协同架构在不同业务负载条件下,数据包处理时延平均下降28.3%,包处理通量平均提升38%。在0.5 ms的时隙周期配置下,本文架构的数据包处理速率大于2000包/s,可以满足工业5G大规模现场节点集中式数据采集的需求。
杨喜宁周一青周一青
关键词:加速器
一种用于宽带无线通信数字基带处理器的原型验证平台
本发明提供一种用于宽带无线通信数字基带处理器的原型验证平台,其特征在于,包括:母板、安装在所述母板上的FPGA,以及安装在所述母板上与所述FPGA各端口连接的程序运行存储器、JTAG接口模块、TBU模块、AP?INF模块...
石晶林高明晋韩娟史岗马英矫李辉王秋菊任为陈洋
文献传递
一种在线迭代编译的优化方法和优化系统
本发明公开一种在线迭代编译的优化方法及优化系统,该优化方法包括如下步骤:步骤100,控制模块将相应程序的源代码或是编译器进一步优化的中间表示的形式发送到工作模块,并在所述程序并行处理存于工作模块的数据记录的过程中,预测处...
陈洋房双德吴承勇奥里维·特曼利文·艾可霍特
文献传递
面向5G终端基带处理的高量化信噪比FFT加速器设计
2023年
针对第5代移动通信系统(5G)终端基带处理芯片的设计要求,本文提出一种基于新型块浮点(BFP)技术的快速傅里叶变换(FFT)加速器。为了降低FFT计算过程中的量化误差,本文实现了一种逐级迭代、动态调整共享指数的块浮点技术,并在此基础上,引入“银行家舍入规则”处理BFP尾数缩放过程中的舍入误差,进一步提高该加速器的整体精度。此外,为了实现5G基带连续FFT处理需求,本文还实现了一种无地址冲突的顺序访存机制。实验结果表明,该加速器从128点至4096点FFT处理的量化信噪比(SQNR)都超过75 dB,比未采用块浮点的方案高8~15 dB;与其他较优秀的设计相比,在高点数(2048点、4096点)上也有3 dB的优势。本文FFT加速器在TSMC 28 nm工艺库下综合显示,总面积为0.193 mm^(2),最高支持600 MHz时钟频率,计算4096点FFT平均功耗为16.3 mW。
陈洋石晶林石晶林王磊
共1页<1>
聚类工具0