您的位置: 专家智库 > >

邵志标

作品数:106 被引量:128H指数:6
供职机构:西安交通大学更多>>
发文基金:国家自然科学基金总装备部科研项目国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术电气工程理学更多>>

文献类型

  • 53篇期刊文章
  • 36篇专利
  • 15篇会议论文
  • 2篇科技成果

领域

  • 48篇电子电信
  • 18篇自动化与计算...
  • 3篇电气工程
  • 2篇理学
  • 1篇机械工程
  • 1篇文化科学

主题

  • 30篇电路
  • 18篇集成电路
  • 12篇浮点
  • 11篇转换器
  • 11篇功耗
  • 10篇低功耗
  • 9篇半导体
  • 7篇电压
  • 7篇晶体管
  • 6篇乘法器
  • 5篇单粒子
  • 5篇电路设计
  • 5篇嵌入式
  • 5篇微处理器
  • 5篇流水线
  • 5篇感器
  • 5篇A/D
  • 5篇CMOS
  • 5篇操作数
  • 5篇传感

机构

  • 100篇西安交通大学
  • 6篇西安微电子技...
  • 6篇交通大学
  • 1篇郑州大学
  • 1篇中国航天科技...
  • 1篇华为技术有限...
  • 1篇加州大学

作者

  • 106篇邵志标
  • 13篇耿莉
  • 11篇张春茗
  • 10篇雷绍充
  • 8篇孙海珺
  • 8篇梁峰
  • 8篇郭一欣
  • 7篇李清华
  • 7篇邹刚
  • 6篇姚剑峰
  • 5篇程彬杰
  • 5篇赵宁
  • 5篇陈贵灿
  • 5篇傅懿斌
  • 4篇朱江
  • 4篇张国和
  • 4篇李凌浩
  • 4篇左坤
  • 4篇唐天同
  • 4篇包东烜

传媒

  • 14篇西安交通大学...
  • 11篇微电子学与计...
  • 5篇Journa...
  • 4篇微电子学
  • 3篇电子器件
  • 3篇西安电子科技...
  • 2篇半导体技术
  • 2篇电子科技大学...
  • 2篇固体电子学研...
  • 2篇2005中国...
  • 1篇半导体情报
  • 1篇电子学报
  • 1篇计算机学报
  • 1篇自动化仪表
  • 1篇自动化与仪器...
  • 1篇国外电子测量...
  • 1篇中小型电机
  • 1篇1998年全...
  • 1篇第十二届全国...
  • 1篇第十三届全国...

年份

  • 1篇2020
  • 1篇2019
  • 2篇2018
  • 1篇2017
  • 2篇2016
  • 5篇2014
  • 5篇2013
  • 5篇2012
  • 8篇2011
  • 2篇2010
  • 6篇2009
  • 3篇2008
  • 13篇2007
  • 8篇2006
  • 7篇2005
  • 7篇2004
  • 2篇2003
  • 2篇2002
  • 4篇2001
  • 3篇2000
106 条 记 录,以下是 1-10
排序方式:
43位浮点流水线乘法器的设计被引量:1
2006年
提出一种浮点流水线乘法器IP芯核。该乘法器采用改进的三阶Booth算法减少部分积数目,提出了一种压缩器混用的Wallace树结构压缩阵列,并对关键路径中的5-2压缩器、4-2压缩器和64位CLA加法器进行了优化设计,有效降低了乘法器的延时和面积。经FPGA仿真验证表明,该乘法器运算能力比Altera公司近期提供的同类乘法器单元快15.4%。
梁峰邵志标孙海珺
关键词:浮点乘法器流水线BOOTH算法
集成双层平面电感的单片DC/DC转换器设计被引量:1
2007年
采用0.35μm标准CMOS工艺设计了3.3V/1.5V单片低压Buck转换器,开关频率为150MHz.本文采用了电压型脉宽调制的反馈控制模式,克服了频率提高所带来的转换器系统不稳定问题.对双层平面螺旋电感进行了设计与优化,获得品质因数2.6,电感值28nH的双层平面电感.模拟结果表明,对应于不同输入电压或不同负载,转换器系统工作稳定,输入调整率-40dB,输出调整率-60dB.输出电压纹波平均值可以控制在额定值75mV,转换效率71%.
李清华邵志标张春茗耿莉
关键词:输出电压纹波
高性能低功耗32位浮点RISC微处理器的研究被引量:6
2005年
提出了低功耗架构、片上总线预选器等新的设计思想和改进的高阶布斯算法,利用0.35μmCMOS工艺,研制成功一种低功耗、高性能32位浮点精简指令系统(RISC)微处理器.该处理器芯片内置128kb静态随机存储器,芯片面积为7mm×7mm,中断和定、浮点等指令集所有指令运行正确,32位浮点乘法运算仅需17.8ns.与传统的设计相比,该微处理器主频提高了38%,功耗下降了39%,50MHz频率下的动态功耗仅为164mW,并具有边界扫描测试功能.研制结果表明,新的设计思想和算法有效地提高了微处理器的综合性能,为嵌入式浮点RISC的研究提供了新的途径.
孙海珺邵志标邹刚赵宁
关键词:精简指令系统微处理器
A Low-Voltage,Low-Power CMOS High Dynamic Range dB-Linear VGA for Super Heterodyne Receivers被引量:3
2007年
This paper presents a low-voltage low-power variable gain amplifier,which is applied in the automatic gain control loop of a super heterodyne receiver. Six stages are cascaded to provide an 81dB digitally controlled gain range in a 3dB step. The gain step error is less than 0.5dB. It operates at an intermediate frequency of 300kHz, and the power consumption is 1.35mW from a 1.8V supply. The prototype chip is implemented in a TSMC's 0.18μm 1P6M CMOS process and occupies approximately 0.24mm^2 . It is very suitable for portable wire- less communication systems. The measurement results agree well with the system requirements.
董桥耿莉邵志标
基于冗余算法和跳跃式结构的54位乘法器的研究被引量:2
2006年
为了提高乘法器的综合性能,提出了一种新的冗余Booth三阶算法和跳跃式Wallace树结构,前者可以减少部分积的数目,提高部分积的产生速度,后者可以加快部分积的压缩,减少电路内部的伪翻转,从而降低功耗.基于冗余Booth三阶算法和跳跃式Wallace树结构,采用0.25μmCMOS工艺,实现了54×54位全定制乘法器,其乘法延时为4.3 ns,芯片面积为1.38 mm2,50MHz频率下的动态功耗仅为47.2 mW.模拟验证表明,与采用传统Wallace树结构和改进Booth二阶算法的乘法器相比,该乘法器的乘法延时减少了23%,功耗降低了17%,面积减少了20%.
孙海邵志标迟晓明邹刚
关键词:乘法器部分积
数据拟合中自动微分技术的应用被引量:4
1999年
自动微分(AD)以非标准分析理论为基础,是计算机数值计算与分析领域内的一项完全崭新的技术.通过对AD原理的研究,利用面向对象编程(OOP)技术实现了AD技术,并将其引入到非线性规划领域.作为例子,将AD移植到牛顿法中,进行了数据拟合试验.研究表明。
程彬杰王莉萍邵志标唐天同
关键词:数据拟合面向对象编程非线性规划
用于浮点加法器的自纠错前导0/1预测单元
用于浮点加法器的自纠错前导0/1预测方法,采用多输入逻辑门以及并行计算相结合的方法实现了输出结果为最终正确结果,不必依赖加法器结果来进行修正;采用了并行计算,如操作数位宽增加,不会影响关键路径长度。能够在计算浮点加法的同...
邵志标李凌浩王丽
一种混合集成的程控运放电路
邵志标陈贵灿方旭东
关键词:混合集成电路运算放大器程序控制电路设计
用于浮点加法器的舍入预测方法
本发明公开了一种可以改进加法器性能的用于浮点加法器的舍入预测方法。利用该方法实现的舍入预测单元同加法器的尾数加法器并行工作,产生包含舍入信息的规格化移位控制信号和尾数调整控制信号。后序单元利用规格化移位控制信号对尾数和与...
邵志标李凌浩
文献传递
基于表面势的MOSFET模型被引量:7
2000年
基于表面势的模型由于其本质上的优点 ,在小尺寸器件建模中日趋得到重视。文中通过对几种典型的表面势模型的分析 ,论述了基于表面势模型的建模思想、特点和在电路模拟中的优越性。分析表明 ,这是一种基于物理描述的模型 ,具有连续性、物理意义明确、结构简明等特点 ,对建立小尺寸器件整体模型非常适合和有效。
程彬杰邵志标唐天同
关键词:表面势场效应晶体管
共11页<12345678910>
聚类工具0