您的位置: 专家智库 > >

邓晴莺

作品数:9 被引量:2H指数:1
供职机构:国防科学技术大学计算机学院更多>>
发文基金:国家高技术研究发展计划国家自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 5篇会议论文
  • 4篇期刊文章

领域

  • 8篇自动化与计算...

主题

  • 6篇多线程
  • 6篇同时多线程
  • 6篇线程
  • 5篇显式
  • 5篇显式并行指令...
  • 4篇寄存器
  • 4篇IA-64
  • 2篇体系结构
  • 2篇寄存器文件
  • 2篇编译器
  • 2篇处理器
  • 2篇EPIC
  • 1篇映射
  • 1篇映射表
  • 1篇指令级
  • 1篇指令级并行
  • 1篇微处理器
  • 1篇流处理器
  • 1篇互连
  • 1篇编译器优化

机构

  • 8篇国防科学技术...
  • 1篇并行与分布处...

作者

  • 9篇张民选
  • 9篇邓晴莺
  • 2篇蒋江
  • 1篇田新华
  • 1篇赵振宇
  • 1篇成玉
  • 1篇李少青

传媒

  • 1篇电子学报
  • 1篇计算机工程与...
  • 1篇计算机工程
  • 1篇通讯和计算机...
  • 1篇2002年全...
  • 1篇第八届计算机...
  • 1篇第十三届全国...
  • 1篇第十一届计算...
  • 1篇第九届计算机...

年份

  • 3篇2008
  • 2篇2007
  • 1篇2005
  • 1篇2004
  • 1篇2003
  • 1篇2002
9 条 记 录,以下是 1-9
排序方式:
EPIC中重命名逻辑的分析和设计
作者使用FPGA.Adva-ritage5.2对寄存器重命名部件进行了设计,并对每一个模块都进行了测试.考虑到指令集的多种指标格式,该部件的设计相对繁琐.
邓晴莺张民选
关键词:EPIC并行计算体系结构寄存器
文献传递
一种基于IA-64的并行架构的研究
2008年
同时多线程(SMT)能在同一时钟周期执行不同线程的指令,同时开发了指令级并行(ILP)和线程级并行(TLP)。显式并行指令计算(EPIC)关注于编译器和硬件的相互协作。在本文中,我们设计和实现了一套并行环境,其中包括并行编译器OpenUH和基于IA-64的同时多线程体系结构EDSMT,并通过NAS并行测试程序作出了性能评测。
邓晴莺张民选蒋江
关键词:同时多线程显式并行指令计算
X流处理器群间互连研究
本文介绍了几种面向流应用的微处理器的片上互连,并借鉴其优点,从X流处理器运算核心的整体性能出发,在设计验证初期就考虑其互连设计,并通过后端版图布局优化,设计了一种满足X流处理器性能要求的群间互连。
成玉邓晴莺李少青赵振宇张民选
文献传递
IA-64的并行架构及其寄存器文件被引量:1
2008年
同时多线程能在同一时钟周期执行不同线程的指令,并且指令级并行和线程级并行。显式并行指令计算关注于编译器和硬件的相互协作。寄存器文件的设计在高性能处理器设计中十分重要,寄存器栈和寄存器栈引擎是提高其性能的重要手段。该文设计和实现一套并行环境,其中包括并行编译器OpenUH和基于IA-64的同时多线程体系结构EDSMT,实验表明,该并行架构适用于大多数并行应用,针对NAS的并行测试程序,该架构相对于SMTSIM平均有12.48%的性能提升。
邓晴莺张民选蒋江
关键词:同时多线程显式并行指令计算寄存器文件
基于IA-64体系结构智能存储控制器的分析和设计
由Intel和HP联合提出的IA-64,采用了显式并行指令计算EPIC的设计思想,是64位高端处理器的主流体系结构.处理器和存储器发展的巨大差距,使得存储系统成为性能发挥的瓶颈.本文分析了IA-64体系结构的存储系统,从...
邓晴莺张民选
关键词:IA-64显式并行指令计算IMPULSEPIM同时多线程
文献传递
基于压缩存储系统的研究
2007年
存储系统压缩能充分利用片上晶体管,扩大cache容量,减少功耗,隐藏较长的存储延时,进而给系统性能带来较大提升。本文首先介绍了现阶段几种主流的压缩算法和压缩存储系统结构,并说明其各自的特点以及目前的状况,而后对压缩存储系统的发展趋势进行了分析。
邓晴莺张民选田新华
关键词:高性能
基于IA-64同时多线程重命名逻辑的分析和设计
研究了IA-64中对过程调用和软件流水提供体系结构支持的寄存器栈和寄存器旋转技术,专门分析了实现这两种技术的重命名逻辑.对基于IA-64体系结构的同时多线程进行了探讨,综合先进微处理器重命名部件的特点,分析并设计了它的重...
邓晴莺张民选
关键词:显式并行指令计算同时多线程编译器微处理器寄存器
基于映射表的寄存器文件设计以及编译器优化被引量:1
2008年
寄存器文件的设计在高性能处理器设计中十分重要,寄存器栈和寄存器栈引擎是提高其性能的重要手段.编译优化常常基于特定的体系机构以及目标机器.本文针对EDSMT微体系结构(基于IA-64的同时多线程体系结构)提出了一种新颖的基于映射表的寄存器机制——MTRM(Mapping Table-based Register Management),它通过映射表将连续的虚拟寄存器物理号映射到不连续的实际物理寄存器,并研究了编译器支持下的及时去配,实验结果表明该方案能有效提高性能.
邓晴莺张民选
关键词:寄存器文件同时多线程EPIC
两种开发ILP的新技术的分析
本文研究了开发ILP的两种先进技术SMP和EPIC,分别对实现了这两种技术的处理器的流水线结构进行了分析,专门分析了其中的重命名逻辑,并给出了其中一种的实现方案.
邓晴莺张民选
关键词:指令级并行同时多线程超线程显式并行指令计算
文献传递
共1页<1>
聚类工具0