您的位置: 专家智库 > >

李泽超

作品数:11 被引量:6H指数:1
供职机构:北京控制与电子技术研究所更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 8篇专利
  • 3篇期刊文章

领域

  • 4篇自动化与计算...
  • 1篇电子电信

主题

  • 5篇用户
  • 4篇用户系统
  • 4篇接口
  • 4篇控制器
  • 4篇串行
  • 3篇电路
  • 3篇信息系统
  • 3篇上电复位
  • 3篇总线
  • 3篇芯片
  • 3篇集成电路
  • 3篇LVDS
  • 2篇地址总线
  • 2篇电路芯片
  • 2篇电子信息系统
  • 2篇适配
  • 2篇适配器
  • 2篇双工
  • 2篇总线控制
  • 2篇总线控制器

机构

  • 11篇北京控制与电...
  • 1篇喀什师范学院
  • 1篇中国航天科工...

作者

  • 11篇罗长洲
  • 11篇李泽超
  • 5篇王胜男
  • 5篇杨伟光
  • 2篇孙飞
  • 1篇朱予辰
  • 1篇李萌
  • 1篇蔡东红

传媒

  • 2篇计算机仿真
  • 1篇现代电子技术

年份

  • 1篇2024
  • 1篇2023
  • 1篇2022
  • 1篇2020
  • 2篇2019
  • 2篇2017
  • 3篇2014
11 条 记 录,以下是 1-10
排序方式:
一种可编程逻辑器件配置器
本发明公开一种可编程逻辑器件配置器,包括:微控制器接口模块(1)、工作寄存器阵列模块(2)、程序存储器接口模块(3)和配置时序生成器模块(4),能够将x80系列微控制器、通用Flash型程序存储器和美国Xilinx公司A...
罗长洲李荣乐李龙华孙明熙李泽超
文献传递
一种基于用户命令的通用GPIO端口控制器
本发明公开了一种基于用户命令的通用GPIO端口控制器,包括:微控制器接口模块(1)、工作寄存器阵列模块(2)、命令解析与执行模块(3)和输入/输出GPIO端口控制模块(4),将指定GPIO端口的信号传输方向设置成输入或者...
罗长洲石风怡李荣乐李泽超孙明熙
文献传递
一种支持用户协议的通用I2C总线控制器
本发明公开一种支持用户协议的通用I2C总线控制器,包括:微控制器接口模块(1)、工作寄存器阵列模块(2)、双端口数据存储器模块(3)、同步时序信号生成器模块(4)和I2C总线接口时序生成器模块(5),本发明能够将x80系...
罗长洲李荣乐杨伟光李泽超朱予辰
文献传递
低压差分信号技术综述被引量:1
2014年
低压差分信号(LVDS)技术是一种小振幅差分信号技术,它降低了供电电压和逻辑电压摆幅,可有效提高数据传输速率,为高速数字系统带来了新的生机。论述了LVDS技术的基本原理,应用领域,总结了当前LVDS技术的应用方法,并对LVDS技术的应用前景做出相应的概述。
王胜男罗长洲蔡东红李泽超
关键词:LVDS串行接口高速数字系统
一种高速LVDS串行同步通讯控制器
本发明公开了一种高速LVDS串行同步通讯控制器,包括:微控制器接口模块(1)、工作寄存器阵列模块(2)、接收时序生成器模块(3)和发送时序生成器模块(4)。本发明能够与加拿大MAXIM公司的串化器MAX9217和解串器M...
罗长洲王胜男李泽超孙飞杨伟光
一种CAN总线控制器适配器
本发明公开一种CAN总线控制器适配器,包括:片选信号沿捕获器模块(1)、地址锁存信号生成器模块(2)、写信号沿捕获器模块(3)、读信号沿捕获器模块(4)和总线复用控制器模块(5)。本发明能够实现荷兰NXP公司CAN总线控...
罗长洲李泽超王胜男杨伟光魏钧基
文献传递
一种CAN总线控制器适配器
本发明公开一种CAN总线控制器适配器,包括:片选信号沿捕获器模块(1)、地址锁存信号生成器模块(2)、写信号沿捕获器模块(3)、读信号沿捕获器模块(4)和总线复用控制器模块(5)。本发明能够实现荷兰NXP公司CAN总线控...
罗长洲李泽超王胜男杨伟光魏钧基
文献传递
一种高速LVDS串行同步通讯控制器
本发明公开了一种高速LVDS串行同步通讯控制器,包括:微控制器接口模块(1)、工作寄存器阵列模块(2)、接收时序生成器模块(3)和发送时序生成器模块(4)。本发明能够与加拿大MAXIM公司的串化器MAX9217和解串器M...
罗长洲王胜男李泽超孙飞杨伟光
文献传递
一种可编程逻辑器件配置器
本发明公开一种可编程逻辑器件配置器,包括:微控制器接口模块(1)、工作寄存器阵列模块(2)、程序存储器接口模块(3)和配置时序生成器模块(4),能够将x80系列微控制器、通用Flash型程序存储器和美国Xilinx公司A...
罗长洲李荣乐李龙华孙明熙李泽超
基于FPGA的交换机芯片配置器设计被引量:4
2020年
高速组合导航信息处理机采用了高速串行RapidIO总线来连接系统中的各功能模块,进行模块间的数据传输。为满足处理机内多点之间互联互通的需求,系统增加了一块SRIO交换板,交换板上CPS1848交换芯片的路由配置成为了研究的关键问题。为解决上述问题,通过分析CPS1848交换芯片的技术特点,提出了一种基于FPGA的交换机芯片配置器技术方案。详细描述了以时序控制模块为核心的由八个模块组成的配置器的组成结构和功能,并采用FPGA集成开发工具ISE对配置器进行了设计与实现。经过仿真验证,结果表明,配置器可通过I^2C总线完成对CPS1848芯片的初始化路由配置,实现系统RapidIO数据包的路由交互传输。
李荣乐罗长洲李龙华李泽超
关键词:高速串行总线交换芯片
共2页<12>
聚类工具0