您的位置: 专家智库 > >

刘小平

作品数:4 被引量:37H指数:1
供职机构:哈尔滨理工大学计算机科学与技术学院更多>>
相关领域:自动化与计算机技术文化科学电子电信机械工程更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 1篇机械工程
  • 1篇电子电信
  • 1篇自动化与计算...
  • 1篇文化科学

主题

  • 2篇嵌入式
  • 2篇FPGA
  • 1篇动态称重
  • 1篇有限状态机
  • 1篇帧缓冲
  • 1篇嵌入式LIN...
  • 1篇嵌入式RIS...
  • 1篇状态机
  • 1篇微处理器
  • 1篇微处理器设计
  • 1篇NIOS
  • 1篇RISC
  • 1篇SDRAM
  • 1篇TFT
  • 1篇TFT_LC...
  • 1篇VERILO...
  • 1篇VERILO...
  • 1篇LCD控制器
  • 1篇MIPS
  • 1篇处理器

机构

  • 4篇哈尔滨理工大...

作者

  • 4篇刘小平
  • 2篇李丰旺
  • 2篇董怀国
  • 1篇高俊锋
  • 1篇何云斌
  • 1篇胡宝霞
  • 1篇尤菲菲
  • 1篇陈维民

传媒

  • 1篇包装工程
  • 1篇电子产品世界
  • 1篇计算机工程与...
  • 1篇科技咨询导报

年份

  • 1篇2008
  • 3篇2007
4 条 记 录,以下是 1-4
排序方式:
基于NiosⅡ的动态称重控制器实现
2007年
介绍了一种新的称重控制器的实现方案,它以NiosⅡ软核处理器为核心,可以降低成本;并利用C2H工具将数据处理算法变成硬件加速电路,提高处理器的处理速度,使系统误差小于0.2%。最后,采用Altera公司的EP2C8芯片上实现了这种设计方案。
陈维民高俊锋李丰旺刘小平
关键词:动态称重FPGA
基于Verilog HDL的有限状态机设计与描述被引量:35
2008年
有限状态机(FSM)是逻辑设计的重要内容,稍大一点的逻辑设计都存在FSM。介绍了采用Verilog HDL实现有限状态机的几种不同编码方式和描述风格,并从稳定性、可读性、速度和面积等方面比较了不同实现方式的利弊。最后,以简单序列检测器为例实现了可综合的FSM描述,并分析了其采用不同描述风格所得的综合结果。
刘小平何云斌董怀国
关键词:有限状态机VERILOG硬件描述语言
基于嵌入式Linux的TFT LCD IP及驱动的设计被引量:1
2007年
本系统的总体设计框图如图1所示。 NiosII处理器在SDRAM中开辟帧缓冲(Frame buffer),可以是单缓冲也可以是双缓冲。以单缓冲为例。处理器将一帧图像数据(640×480×2Bytes,RGB565,16bit)存入帧缓冲,然后将帧缓冲的首地址写入到LCD控制器,并启动LCD控制器。该控制器自动从传来的首地址处开始读取数据,
李丰旺刘小平董怀国
关键词:LCD控制器嵌入式LINUXTFT帧缓冲SDRAM
32位嵌入式RISC微处理器设计被引量:1
2007年
本文主要是在MIPSI指令系统的基础上完成了32位RISC微处理器设计。重点研究了处理器的指令系统与整体架构,采用VerilogHDL对各功能模块进行设计,工具软件采用Altera公司的Quartus II 6.0,并结合Altera公司的FPGA进行综合验证。
尤菲菲胡宝霞刘小平
关键词:微处理器RISCMIPSFPGA
共1页<1>
聚类工具0